Home
last modified time | relevance | path

Searched refs:MPU_RBAR_VALID_Pos (Results 1 - 6 of 6) sorted by relevance

/third_party/cmsis/CMSIS/Core/Include/
H A Dcore_sc000.h580 #define MPU_RBAR_VALID_Pos 4U /*!< MPU RBAR: VALID Position */ macro
581 #define MPU_RBAR_VALID_Msk (1UL << MPU_RBAR_VALID_Pos) /*!< MPU RBAR: VALID Mask */
H A Dcore_cm0plus.h564 #define MPU_RBAR_VALID_Pos 4U /*!< MPU RBAR: VALID Position */ macro
565 #define MPU_RBAR_VALID_Msk (1UL << MPU_RBAR_VALID_Pos) /*!< MPU RBAR: VALID Mask */
H A Dcore_cm4.h1255 #define MPU_RBAR_VALID_Pos 4U /*!< MPU RBAR: VALID Position */ macro
1256 #define MPU_RBAR_VALID_Msk (1UL << MPU_RBAR_VALID_Pos) /*!< MPU RBAR: VALID Mask */
H A Dcore_sc300.h1173 #define MPU_RBAR_VALID_Pos 4U /*!< MPU RBAR: VALID Position */ macro
1174 #define MPU_RBAR_VALID_Msk (1UL << MPU_RBAR_VALID_Pos) /*!< MPU RBAR: VALID Mask */
H A Dcore_cm3.h1190 #define MPU_RBAR_VALID_Pos 4U /*!< MPU RBAR: VALID Position */ macro
1191 #define MPU_RBAR_VALID_Msk (1UL << MPU_RBAR_VALID_Pos) /*!< MPU RBAR: VALID Mask */
H A Dcore_cm7.h1474 #define MPU_RBAR_VALID_Pos 4U /*!< MPU RBAR: VALID Position */ macro
1475 #define MPU_RBAR_VALID_Msk (1UL << MPU_RBAR_VALID_Pos) /*!< MPU RBAR: VALID Mask */

Completed in 24 milliseconds