Home
last modified time | relevance | path

Searched refs:WDR_MAX_FRAME_NUM (Results 1 - 23 of 23) sorted by relevance

/device/soc/hisilicon/hi3516dv300/sdk_linux/include/adapt/
H A Dhi_sns_ctrl_adapt.h42 hi_u32 wdr_int_time[WDR_MAX_FRAME_NUM];
H A Dhi_comm_sns_adapt.h56 hi_u8 wdr_frame_str[WDR_MAX_FRAME_NUM];
57 hi_u8 fusion_frame_str[WDR_MAX_FRAME_NUM];
H A Dhi_comm_isp_adapt.h212 hi_u16 fusion_thr[WDR_MAX_FRAME_NUM]; /* RW;Range:[0x0,0x3FFF];Format:14.0;the threshold of the 4 frame */
785 hi_u8 wdr_frame_str[WDR_MAX_FRAME_NUM]; /* RW;Range:[0, 0x50];Format:7.0; Strength of each frame in wdr mode */
786 hi_u8 fusion_frame_str[WDR_MAX_FRAME_NUM]; /* RW;Range:[0, 0x50];Format:7.0; Strength of each frame in wdr mode.
1284 hi_u8 wdr_frame_str[WDR_MAX_FRAME_NUM]; /* RW;Range:[0x0, 0x50];Format:7.0;
1299 hi_u32 wdr_exp_ratio_actual[WDR_MAX_FRAME_NUM - 1]; /* RW; Range:[0x40, 0x4000]; Format:26.6; 0x40 means 1 times.
H A Dhi_comm_3a_adapt.h181 hi_u32 wdr_gain[WDR_MAX_FRAME_NUM];
/device/soc/hisilicon/hi3516dv300/sdk_liteos/include/adapt/
H A Dhi_sns_ctrl_adapt.h42 hi_u32 wdr_int_time[WDR_MAX_FRAME_NUM];
H A Dhi_comm_sns_adapt.h56 hi_u8 wdr_frame_str[WDR_MAX_FRAME_NUM];
57 hi_u8 fusion_frame_str[WDR_MAX_FRAME_NUM];
H A Dhi_comm_isp_adapt.h212 hi_u16 fusion_thr[WDR_MAX_FRAME_NUM]; /* RW;Range:[0x0,0x3FFF];Format:14.0;the threshold of the 4 frame */
785 hi_u8 wdr_frame_str[WDR_MAX_FRAME_NUM]; /* RW;Range:[0, 0x50];Format:7.0; Strength of each frame in wdr mode */
786 hi_u8 fusion_frame_str[WDR_MAX_FRAME_NUM]; /* RW;Range:[0, 0x50];Format:7.0; Strength of each frame in wdr mode.
1284 hi_u8 wdr_frame_str[WDR_MAX_FRAME_NUM]; /* RW;Range:[0x0, 0x50];Format:7.0;
1299 hi_u32 wdr_exp_ratio_actual[WDR_MAX_FRAME_NUM - 1]; /* RW; Range:[0x40, 0x4000]; Format:26.6; 0x40 means 1 times.
H A Dhi_comm_3a_adapt.h181 hi_u32 wdr_gain[WDR_MAX_FRAME_NUM];
/device/soc/hisilicon/hi3516dv300/sdk_linux/include/
H A Dhi_ae_comm.h145 HI_U32 u32MaxIncTimeStep[WDR_MAX_FRAME_NUM];
146 HI_U32 u32MaxDecTimeStep[WDR_MAX_FRAME_NUM];
H A Dhi_sns_ctrl.h43 HI_U32 au32WDRIntTime[WDR_MAX_FRAME_NUM];
H A Dhi_comm_sns.h57 HI_U8 au8WDRFrameStr[WDR_MAX_FRAME_NUM];
58 HI_U8 au8FusionFrameStr[WDR_MAX_FRAME_NUM];
H A Dhi_comm_isp.h102 #define WDR_MAX_FRAME_NUM 4 macro
508 HI_U16 au16FusionThr[WDR_MAX_FRAME_NUM]; /* RW;Range:[0x0, 0x3FFF];Format:14.0;The threshold of the 4 frame */
1098 HI_U8 au8WDRFrameStr[WDR_MAX_FRAME_NUM]; /* RW;Range:[0, 0x50];Format:7.0;Strength of each frame in wdr mode */
1099 HI_U8 au8FusionFrameStr[WDR_MAX_FRAME_NUM]; /* RW;Range:[0, 0x50];Format:7.0;Strength of each frame in wdr mode.
1658 HI_U8 au8WDRFrameStr[WDR_MAX_FRAME_NUM]; /* RW;Range:[0x0, 0x50];Format:7.0;
1672 HI_U32 u32WDRExpRatioActual[WDR_MAX_FRAME_NUM - 1]; /* RW; Range:[0x40, 0x4000]; Format:26.6; 0x40 means 1 times.
H A Dhi_comm_3a.h246 HI_U32 au32WDRGain[WDR_MAX_FRAME_NUM];
/device/soc/hisilicon/hi3516dv300/sdk_liteos/include/
H A Dhi_ae_comm.h145 HI_U32 u32MaxIncTimeStep[WDR_MAX_FRAME_NUM];
146 HI_U32 u32MaxDecTimeStep[WDR_MAX_FRAME_NUM];
H A Dhi_sns_ctrl.h43 HI_U32 au32WDRIntTime[WDR_MAX_FRAME_NUM];
H A Dhi_comm_sns.h57 HI_U8 au8WDRFrameStr[WDR_MAX_FRAME_NUM];
58 HI_U8 au8FusionFrameStr[WDR_MAX_FRAME_NUM];
H A Dhi_comm_isp.h103 #define WDR_MAX_FRAME_NUM 4 macro
509 HI_U16 au16FusionThr[WDR_MAX_FRAME_NUM]; /* RW;Range:[0x0, 0x3FFF];Format:14.0;The threshold of the 4 frame */
1099 HI_U8 au8WDRFrameStr[WDR_MAX_FRAME_NUM]; /* RW;Range:[0, 0x50];Format:7.0;Strength of each frame in wdr mode */
1100 HI_U8 au8FusionFrameStr[WDR_MAX_FRAME_NUM]; /* RW;Range:[0, 0x50];Format:7.0;Strength of each frame in wdr mode.
1659 HI_U8 au8WDRFrameStr[WDR_MAX_FRAME_NUM]; /* RW;Range:[0x0, 0x50];Format:7.0;
1673 HI_U32 u32WDRExpRatioActual[WDR_MAX_FRAME_NUM - 1]; /* RW; Range:[0x40, 0x4000]; Format:26.6; 0x40 means 1 times.
H A Dhi_comm_3a.h246 HI_U32 au32WDRGain[WDR_MAX_FRAME_NUM];
/device/soc/hisilicon/hi3516dv300/sdk_linux/usr/sensor/include/
H A Dhi_ae_comm.h145 HI_U32 u32MaxIncTimeStep[WDR_MAX_FRAME_NUM];
146 HI_U32 u32MaxDecTimeStep[WDR_MAX_FRAME_NUM];
H A Dhi_sns_ctrl.h43 HI_U32 au32WDRIntTime[WDR_MAX_FRAME_NUM];
H A Dhi_comm_sns.h57 HI_U8 au8WDRFrameStr[WDR_MAX_FRAME_NUM];
58 HI_U8 au8FusionFrameStr[WDR_MAX_FRAME_NUM];
H A Dhi_comm_isp.h102 #define WDR_MAX_FRAME_NUM 4 macro
508 HI_U16 au16FusionThr[WDR_MAX_FRAME_NUM]; /* RW;Range:[0x0, 0x3FFF];Format:14.0;The threshold of the 4 frame */
1098 HI_U8 au8WDRFrameStr[WDR_MAX_FRAME_NUM]; /* RW;Range:[0, 0x50];Format:7.0;Strength of each frame in wdr mode */
1099 HI_U8 au8FusionFrameStr[WDR_MAX_FRAME_NUM]; /* RW;Range:[0, 0x50];Format:7.0;Strength of each frame in wdr mode.
1658 HI_U8 au8WDRFrameStr[WDR_MAX_FRAME_NUM]; /* RW;Range:[0x0, 0x50];Format:7.0;
1672 HI_U32 u32WDRExpRatioActual[WDR_MAX_FRAME_NUM - 1]; /* RW; Range:[0x40, 0x4000]; Format:26.6; 0x40 means 1 times.
H A Dhi_comm_3a.h246 HI_U32 au32WDRGain[WDR_MAX_FRAME_NUM];

Completed in 66 milliseconds