Home
last modified time | relevance | path

Searched refs:MXS_CLR (Results 1 - 2 of 2) sorted by relevance

/kernel/linux/linux-5.10/drivers/gpio/
H A Dgpio-mxs.c24 #define MXS_CLR 0x8 macro
116 writel(pin_mask, pin_addr + MXS_CLR); in mxs_gpio_set_irq_type()
125 writel(pin_mask, pin_addr + MXS_CLR); in mxs_gpio_set_irq_type()
127 writel(pin_mask, port->base + PINCTRL_IRQSTAT(port) + MXS_CLR); in mxs_gpio_set_irq_type()
144 writel(bit, pin_addr + MXS_CLR); in mxs_flip_edge()
213 ct->regs.ack = PINCTRL_IRQSTAT(port) + MXS_CLR; in mxs_gpio_init_gc()
215 ct->regs.disable = PINCTRL_PIN2IRQ(port) + MXS_CLR; in mxs_gpio_init_gc()
225 ct->regs.ack = PINCTRL_IRQSTAT(port) + MXS_CLR; in mxs_gpio_init_gc()
227 ct->regs.disable = PINCTRL_IRQEN(port) + MXS_CLR; in mxs_gpio_init_gc()
317 writel(~0U, port->base + PINCTRL_IRQSTAT(port) + MXS_CLR); in mxs_gpio_probe()
[all...]
/kernel/linux/linux-6.6/drivers/gpio/
H A Dgpio-mxs.c23 #define MXS_CLR 0x8 macro
110 writel(pin_mask, pin_addr + MXS_CLR); in mxs_gpio_set_irq_type()
119 writel(pin_mask, pin_addr + MXS_CLR); in mxs_gpio_set_irq_type()
121 writel(pin_mask, port->base + PINCTRL_IRQSTAT(port) + MXS_CLR); in mxs_gpio_set_irq_type()
138 writel(bit, pin_addr + MXS_CLR); in mxs_flip_edge()
207 ct->regs.ack = PINCTRL_IRQSTAT(port) + MXS_CLR; in mxs_gpio_init_gc()
209 ct->regs.disable = PINCTRL_PIN2IRQ(port) + MXS_CLR; in mxs_gpio_init_gc()
219 ct->regs.ack = PINCTRL_IRQSTAT(port) + MXS_CLR; in mxs_gpio_init_gc()
221 ct->regs.disable = PINCTRL_IRQEN(port) + MXS_CLR; in mxs_gpio_init_gc()
298 writel(~0U, port->base + PINCTRL_IRQSTAT(port) + MXS_CLR); in mxs_gpio_probe()
[all...]

Completed in 2 milliseconds