Lines Matching refs:xa0

59   0xae, 0x21, 0xa0, 0xd0 // adc le r2 r0 r14 LSR 3
62 0xad, 0x27, 0xa0, 0x10 // adc ne r2 r0 r13 LSR 15
65 0x23, 0x94, 0xac, 0xa0 // adc ge r9 r12 r3 LSR 8
83 0xa7, 0x69, 0xae, 0xa0 // adc ge r6 r14 r7 LSR 19
92 0x2c, 0x8f, 0xa0, 0x10 // adc ne r8 r0 r12 LSR 30
149 0xa5, 0x9c, 0xa0, 0x90 // adc ls r9 r0 r5 LSR 25
188 0xac, 0x34, 0xa0, 0x70 // adc vc r3 r0 r12 LSR 9
203 0x26, 0x13, 0xa3, 0xa0 // adc ge r1 r3 r6 LSR 6
221 0x40, 0x67, 0xac, 0xa0 // adc ge r6 r12 r0 ASR 14
254 0x4b, 0x37, 0xa0, 0xe0 // adc al r3 r0 r11 ASR 14
266 0xa0, 0x0f, 0xa5, 0x20 // adc cs r0 r5 r0 LSR 31
272 0xcc, 0xb8, 0xad, 0xa0 // adc ge r11 r13 r12 ASR 17
278 0xc0, 0x46, 0xae, 0xa0 // adc ge r4 r14 r0 ASR 13
290 0xc4, 0xeb, 0xad, 0xa0 // adc ge r14 r13 r4 ASR 23
293 0xce, 0x8c, 0xa0, 0x50 // adc pl r8 r0 r14 ASR 25
320 0x41, 0xbc, 0xa1, 0xa0 // adc ge r11 r1 r1 ASR 24
329 0xa4, 0xaf, 0xa4, 0xa0 // adc ge r10 r4 r4 LSR 31
365 0x23, 0x1e, 0xa0, 0x40 // adc mi r1 r0 r3 LSR 28
377 0x43, 0xda, 0xa0, 0x40 // adc mi r13 r0 r3 ASR 20
395 0x44, 0x46, 0xa0, 0xc0 // adc gt r4 r0 r4 ASR 12
398 0xaa, 0x97, 0xa0, 0x00 // adc eq r9 r0 r10 LSR 15
401 0x48, 0x74, 0xa1, 0xa0 // adc ge r7 r1 r8 ASR 8
446 0xa0, 0x79, 0xae, 0xd0 // adc le r7 r14 r0 LSR 19
506 0xc7, 0x8f, 0xa7, 0xa0 // adc ge r8 r7 r7 ASR 31
545 0x26, 0x84, 0xa0, 0x60 // adc vs r8 r0 r6 LSR 8
548 0x2e, 0x86, 0xa0, 0x60 // adc vs r8 r0 r14 LSR 12
554 0x45, 0x26, 0xa0, 0x00 // adc eq r2 r0 r5 ASR 12
566 0xc6, 0x1b, 0xa0, 0x50 // adc pl r1 r0 r6 ASR 23
584 0xa8, 0x31, 0xa7, 0xa0 // adc ge r3 r7 r8 LSR 3
590 0xc6, 0x7a, 0xa0, 0xc0 // adc gt r7 r0 r6 ASR 21
596 0x4b, 0x53, 0xa0, 0xd0 // adc le r5 r0 r11 ASR 6
605 0xa5, 0x01, 0xa0, 0x10 // adc ne r0 r0 r5 LSR 3
617 0xab, 0xe8, 0xa3, 0xa0 // adc ge r14 r3 r11 LSR 17
650 0xad, 0xb3, 0xab, 0xa0 // adc ge r11 r11 r13 LSR 7
659 0x24, 0xd9, 0xa5, 0xa0 // adc ge r13 r5 r4 LSR 18
794 0x29, 0x6f, 0xa0, 0x10 // adc ne r6 r0 r9 LSR 30
812 0x40, 0xb6, 0xa0, 0x70 // adc vc r11 r0 r0 ASR 12
821 0xa9, 0x62, 0xa0, 0x70 // adc vc r6 r0 r9 LSR 5
830 0x2c, 0x26, 0xad, 0xa0 // adc ge r2 r13 r12 LSR 12
833 0x22, 0x01, 0xa3, 0xa0 // adc ge r0 r3 r2 LSR 2
836 0xa0, 0xc3, 0xaa, 0xb0 // adc lt r12 r10 r0 LSR 7
839 0xa0, 0xb7, 0xa8, 0x80 // adc hi r11 r8 r0 LSR 15
848 0xc4, 0x80, 0xa0, 0x40 // adc mi r8 r0 r4 ASR 1
857 0xcc, 0xaa, 0xa0, 0x70 // adc vc r10 r0 r12 ASR 21
866 0x40, 0x3b, 0xa0, 0x40 // adc mi r3 r0 r0 ASR 22
869 0x47, 0x64, 0xa0, 0xa0 // adc ge r6 r0 r7 ASR 8
878 0xc3, 0x5e, 0xa1, 0xa0 // adc ge r5 r1 r3 ASR 29
890 0xa8, 0x0d, 0xa0, 0x80 // adc hi r0 r0 r8 LSR 27
926 0xa0, 0x02, 0xa3, 0x50 // adc pl r0 r3 r0 LSR 5
938 0x41, 0x53, 0xa9, 0xa0 // adc ge r5 r9 r1 ASR 6
983 0xa1, 0x3c, 0xa0, 0x90 // adc ls r3 r0 r1 LSR 25
989 0x49, 0x6f, 0xae, 0xa0 // adc ge r6 r14 r9 ASR 30
1013 0xca, 0x4f, 0xa0, 0x90 // adc ls r4 r0 r10 ASR 31
1040 0xc4, 0x2c, 0xa0, 0x70 // adc vc r2 r0 r4 ASR 25
1049 0x22, 0xd1, 0xa0, 0x20 // adc cs r13 r0 r2 LSR 2
1052 0xa0, 0x0b, 0xa6, 0x30 // adc cc r0 r6 r0 LSR 23
1088 0xc1, 0x77, 0xa0, 0xd0 // adc le r7 r0 r1 ASR 15
1091 0xca, 0xc6, 0xa0, 0x10 // adc ne r12 r0 r10 ASR 13
1124 0xab, 0xc6, 0xa3, 0xa0 // adc ge r12 r3 r11 LSR 13
1127 0x29, 0x38, 0xa0, 0x10 // adc ne r3 r0 r9 LSR 16
1130 0x4a, 0x5c, 0xae, 0xa0 // adc ge r5 r14 r10 ASR 24
1142 0x27, 0x99, 0xa0, 0x10 // adc ne r9 r0 r7 LSR 18
1163 0xa5, 0xe5, 0xa0, 0xa0 // adc ge r14 r0 r5 LSR 11
1187 0x23, 0xa0, 0xa9, 0x90 // adc ls r10 r9 r3 LSR 32
1196 0xcd, 0x04, 0xa0, 0xd0 // adc le r0 r0 r13 ASR 9
1208 0x47, 0x7d, 0xa0, 0xd0 // adc le r7 r0 r7 ASR 26
1217 0x25, 0x4e, 0xac, 0xa0 // adc ge r4 r12 r5 LSR 28
1250 0xa5, 0x84, 0xa5, 0xa0 // adc ge r8 r5 r5 LSR 9
1259 0x45, 0x2b, 0xa0, 0x60 // adc vs r2 r0 r5 ASR 22
1268 0xaa, 0x57, 0xa2, 0xa0 // adc ge r5 r2 r10 LSR 15
1277 0xa0, 0x70, 0xa5, 0x90 // adc ls r7 r5 r0 LSR 1
1325 0xa0, 0xa1, 0xac, 0x40 // adc mi r10 r12 r0 LSR 3
1328 0x45, 0x2a, 0xa1, 0xa0 // adc ge r2 r1 r5 ASR 20
1343 0xa0, 0x92, 0xa5, 0x10 // adc ne r9 r5 r0 LSR 5
1370 0xca, 0x99, 0xad, 0xa0 // adc ge r9 r13 r10 ASR 19
1394 0xa0, 0x60, 0xa2, 0xb0 // adc lt r6 r2 r0 LSR 1
1436 0x4b, 0x05, 0xa0, 0x00 // adc eq r0 r0 r11 ASR 10
1460 0x22, 0xc2, 0xa0, 0x50 // adc pl r12 r0 r2 LSR 4
1490 0x2e, 0x0d, 0xa0, 0x20 // adc cs r0 r0 r14 LSR 26
1517 0x24, 0xa6, 0xac, 0xa0 // adc ge r10 r12 r4 LSR 12