Lines Matching refs:GetSizeInBits
646 VIXL_ASSERT(rd.GetSizeInBits() == rn.GetSizeInBits());
647 VIXL_ASSERT(rd.GetSizeInBits() == rm.GetSizeInBits());
655 VIXL_ASSERT(rd.GetSizeInBits() == rn.GetSizeInBits());
656 VIXL_ASSERT(rd.GetSizeInBits() == rm.GetSizeInBits());
664 VIXL_ASSERT(rd.GetSizeInBits() == rn.GetSizeInBits());
665 VIXL_ASSERT(rd.GetSizeInBits() == rm.GetSizeInBits());
673 VIXL_ASSERT(rd.GetSizeInBits() == rn.GetSizeInBits());
674 VIXL_ASSERT(rd.GetSizeInBits() == rm.GetSizeInBits());
684 VIXL_ASSERT(rd.GetSizeInBits() == rn.GetSizeInBits());
686 Emit(SF(rd) | BFM | N | ImmR(immr, rd.GetSizeInBits()) |
687 ImmS(imms, rn.GetSizeInBits()) | Rn(rn) | Rd(rd));
697 Emit(SF(rd) | SBFM | N | ImmR(immr, rd.GetSizeInBits()) |
698 ImmS(imms, rn.GetSizeInBits()) | Rn(rn) | Rd(rd));
706 VIXL_ASSERT(rd.GetSizeInBits() == rn.GetSizeInBits());
708 Emit(SF(rd) | UBFM | N | ImmR(immr, rd.GetSizeInBits()) |
709 ImmS(imms, rn.GetSizeInBits()) | Rn(rn) | Rd(rd));
717 VIXL_ASSERT(rd.GetSizeInBits() == rn.GetSizeInBits());
718 VIXL_ASSERT(rd.GetSizeInBits() == rm.GetSizeInBits());
720 Emit(SF(rd) | EXTR | N | Rm(rm) | ImmS(lsb, rn.GetSizeInBits()) | Rn(rn) |
794 VIXL_ASSERT(rd.GetSizeInBits() == rn.GetSizeInBits());
795 VIXL_ASSERT(rd.GetSizeInBits() == rm.GetSizeInBits());
981 VIXL_ASSERT(rd.GetSizeInBits() == rn.GetSizeInBits());
982 VIXL_ASSERT(rd.GetSizeInBits() == rm.GetSizeInBits());
1006 VIXL_ASSERT(rd.GetSizeInBits() == rn.GetSizeInBits());
1007 VIXL_ASSERT(rd.GetSizeInBits() == rm.GetSizeInBits());
1451 VIXL_ASSERT(rt.GetSizeInBits() == rt2.GetSizeInBits());
1461 VIXL_ASSERT(rt.GetSizeInBits() == rt2.GetSizeInBits());
1516 VIXL_ASSERT(rt.GetSizeInBits() == rt2.GetSizeInBits());
1526 VIXL_ASSERT(rt.GetSizeInBits() == rt2.GetSizeInBits());
3304 VIXL_ASSERT((rd.GetSizeInBits() == vn.GetSizeInBits()) || vn.Is1H());
3306 switch (vn.GetSizeInBits()) {
3325 VIXL_ASSERT((vd.GetSizeInBits() == rn.GetSizeInBits()) || vd.Is1H());
3327 switch (vd.GetSizeInBits()) {
3706 VIXL_ASSERT((fbits >= 0) && (fbits <= rd.GetSizeInBits()));
3739 VIXL_ASSERT((fbits >= 0) && (fbits <= rd.GetSizeInBits()));
5894 int reg_size = dst.GetSizeInBits();
5979 VIXL_ASSERT(rd.GetSizeInBits() == rn.GetSizeInBits());
5987 VIXL_ASSERT(operand.GetRegister().GetSizeInBits() == rd.GetSizeInBits());
6019 VIXL_ASSERT(rd.GetSizeInBits() == rn.GetSizeInBits());
6020 VIXL_ASSERT(rd.GetSizeInBits() == operand.GetRegister().GetSizeInBits());
6049 VIXL_ASSERT(rd.GetSizeInBits() == rn.GetSizeInBits());
6052 unsigned reg_size = rd.GetSizeInBits();
6074 VIXL_ASSERT(operand.GetRegister().GetSizeInBits() == rd.GetSizeInBits());
6087 unsigned reg_size = rd.GetSizeInBits();
6117 VIXL_ASSERT(rd.GetSizeInBits() == rn.GetSizeInBits());
6218 VIXL_ASSERT(rd.GetSizeInBits() >= rn.GetSizeInBits());
6219 unsigned reg_size = rd.GetSizeInBits();
6221 Register rn_ = Register(rn.GetCode(), rd.GetSizeInBits());
6241 VIXL_ASSERT(rn.GetSizeInBits() == kXRegSize);
6723 switch (rt.GetSizeInBits()) {
6746 switch (rt.GetSizeInBits()) {