Lines Matching refs:Is1S
1436 DCHECK((vn.Is1H() && vd.Is1S()) || (vn.Is1S() && vd.Is1D()) ||
1499 V(sqdmlal, NEON_SQDMLAL, vn.Is1H() || vn.Is1S() || vn.Is4H() || vn.Is2S()) \
1500 V(sqdmlal2, NEON_SQDMLAL2, vn.Is1H() || vn.Is1S() || vn.Is8H() || vn.Is4S()) \
1501 V(sqdmlsl, NEON_SQDMLSL, vn.Is1H() || vn.Is1S() || vn.Is4H() || vn.Is2S()) \
1502 V(sqdmlsl2, NEON_SQDMLSL2, vn.Is1H() || vn.Is1S() || vn.Is8H() || vn.Is4S()) \
1503 V(sqdmull, NEON_SQDMULL, vn.Is1H() || vn.Is1S() || vn.Is4H() || vn.Is2S()) \
1504 V(sqdmull2, NEON_SQDMULL2, vn.Is1H() || vn.Is1S() || vn.Is8H() || vn.Is4S())
1622 DCHECK((vd.Is1B() && vn.Is1H()) || (vd.Is1H() && vn.Is1S()) ||
1623 (vd.Is1S() && vn.Is1D()));
2016 (vn.Is4H() && vd.Is1S()) || (vn.Is8H() && vd.Is1S()) ||
2033 (vn.Is4S() && vd.Is1S()));
2042 V(fmaxv, NEON_FMAXV, vd.Is1S()) \
2043 V(fminv, NEON_FMINV, vd.Is1S()) \
2044 V(fmaxnmv, NEON_FMAXNMV, vd.Is1S()) \
2045 V(fminnmv, NEON_FMINNMV, vd.Is1S()) \
2627 DCHECK(vd.Is1S());
2689 Instr op = vd.Is1S() ? FNMUL_s : FNMUL_d;
2728 DCHECK((vd.Is1S() && vn.Is1S()) || (vd.Is1D() && vn.Is1D()));
2737 DCHECK(vn.Is1S() || vn.Is1H());
2738 op = vn.Is1S() ? FCVT_ds : FCVT_dh;
2739 } else if (vd.Is1S()) {
2744 DCHECK(vn.Is1D() || vn.Is1S());
2777 DCHECK(vd.Is1S() && vn.Is1D());
2821 DCHECK(vd.Is1D() || vd.Is1S() || vd.Is2D() || vd.Is2S() || vd.Is4S());
2831 DCHECK(vd.Is1D() || vd.Is1S() || vd.Is2D() || vd.Is2S() || vd.Is4S());
2896 DCHECK(vd.Is1S() || vd.Is1D()); \
2931 DCHECK(vd.Is1S() || vd.Is1D());
2963 DCHECK(vd.Is1S() || vd.Is1D());
2968 DCHECK(vn.Is1S() || vn.Is1D());
2983 DCHECK(vd.Is1D() || vd.Is1S() || vd.Is2D() || vd.Is2S() || vd.Is4S());
2989 DCHECK(vn.Is1S() || vn.Is1D());
3004 DCHECK(vd.Is1D() || vd.Is1S() || vd.Is2D() || vd.Is2S() || vd.Is4S());
3152 DCHECK(vd.Is1S() || vd.Is1D()); \
3170 DCHECK((vd.Is1S() && vn.Is2S()) || (vd.Is1D() && vn.Is2D()));
3175 DCHECK((vd.Is1S() && vn.Is2S()) || (vd.Is1D() && vn.Is2D()));
3180 DCHECK((vd.Is1S() && vn.Is2S()) || (vd.Is1D() && vn.Is2D()));
3185 DCHECK((vd.Is1S() && vn.Is2S()) || (vd.Is1D() && vn.Is2D()));
3190 DCHECK((vd.Is1S() && vn.Is2S()) || (vd.Is1D() && vn.Is2D()));
3263 DCHECK((vd.Is2S() && vm.Is1S()) || (vd.Is4S() && vm.Is1S()) ||
3264 (vd.Is1S() && vm.Is1S()) || (vd.Is2D() && vm.Is1D()) ||
3266 DCHECK((vm.Is1S() && (vm_index < 4)) || (vm.Is1D() && (vm_index < 2)));
3269 int index_num_bits = vm.Is1S() ? 2 : 1;
3283 (vd.Is1H() && vm.Is1H()) || (vd.Is2S() && vm.Is1S()) ||
3284 (vd.Is4S() && vm.Is1S()) || (vd.Is1S() && vm.Is1S()));
3286 (vm.Is1S() && (vm_index < 4)));
3305 (vd.Is1S() && vn.Is1H() && vm.Is1H()) ||
3306 (vd.Is2D() && vn.Is2S() && vm.Is1S()) ||
3307 (vd.Is2D() && vn.Is4S() && vm.Is1S()) ||
3308 (vd.Is1D() && vn.Is1S() && vm.Is1S()));
3311 (vm.Is1S() && (vm_index < 4)));
3414 DCHECK((vd.Is1B() && vn.Is1H()) || (vd.Is1H() && vn.Is1S()) ||
3415 (vd.Is1S() && vn.Is1D()));