Lines Matching refs:gpio
2 * SPI bitbang implementation using generic gpio
34 ctx->gpio->mode(ctx->ncs[n], LWSGGPIO_FL_WRITE);
36 ctx->gpio->mode(ctx->ncmd[n], LWSGGPIO_FL_WRITE);
39 ctx->gpio->mode(ctx->clk, LWSGGPIO_FL_WRITE |
42 ctx->gpio->mode(ctx->mosi, LWSGGPIO_FL_WRITE | LWSGGPIO_FL_START_LOW);
43 ctx->gpio->mode(ctx->miso, LWSGGPIO_FL_READ | LWSGGPIO_FL_PULLUP);
61 ctx->gpio->set(ctx->clk, inv);
62 ctx->gpio->set(ctx->mosi, !!(u & 0x80));
63 ctx->gpio->set(ctx->clk, !inv);
64 ctx->gpio->set(ctx->clk, inv);
65 ctx->gpio->set(ctx->mosi, !!(u & 0x40));
66 ctx->gpio->set(ctx->clk, !inv);
71 ctx->gpio->set(ctx->clk, 0 ^ inv);
84 ctx->gpio->set(ctx->clk, inv);
85 u = (u << 1) | !!ctx->gpio->read(ctx->miso);
86 ctx->gpio->set(ctx->mosi, !!(u & 0x80));
87 ctx->gpio->set(ctx->clk, !inv);
92 ctx->gpio->set(ctx->clk, 0 ^ inv);
102 ctx->gpio->set(ctx->clk, 0 ^ !!(octx->bus_mode & LWSSPIMODE_CPOL));
104 ctx->gpio->set(ctx->ncs[desc->channel], 0);
107 ctx->gpio->set(ctx->ncmd[desc->channel], 0);
109 ctx->gpio->set(ctx->ncmd[desc->channel], 1);
121 ctx->gpio->set(ctx->ncs[desc->channel], 1);
124 ctx->gpio->set(ctx->clk, 0 ^ !!(octx->bus_mode & LWSSPIMODE_CPOL));