Lines Matching refs:v2i64

217     p1_d = __msa_copy_u_d((v2i64) p1_out, 0);
218 p0_d = __msa_copy_u_d((v2i64) p0_out, 0);
219 q0_d = __msa_copy_u_d((v2i64) q0_out, 0);
220 q1_d = __msa_copy_u_d((v2i64) q1_out, 0);
238 thresh0 = (v16u8) __msa_ilvr_d((v2i64) thresh1, (v2i64) thresh0);
242 b_limit0 = (v16u8) __msa_ilvr_d((v2i64) b_limit1, (v2i64) b_limit0);
246 limit0 = (v16u8) __msa_ilvr_d((v2i64) limit1, (v2i64) limit0);
282 flat = (v16u8) __msa_ilvr_d((v2i64) zero, (v2i64) flat);
286 p1_d = __msa_copy_u_d((v2i64) p1_out, 0);
287 p0_d = __msa_copy_u_d((v2i64) p0_out, 0);
288 q0_d = __msa_copy_u_d((v2i64) q0_out, 0);
289 q1_d = __msa_copy_u_d((v2i64) q1_out, 0);
312 p2_d = __msa_copy_u_d((v2i64) p2_out, 0);
313 p1_d = __msa_copy_u_d((v2i64) p1_out, 0);
314 p0_d = __msa_copy_u_d((v2i64) p0_out, 0);
315 q0_d = __msa_copy_u_d((v2i64) q0_out, 0);
316 q1_d = __msa_copy_u_d((v2i64) q1_out, 0);
317 q2_d = __msa_copy_u_d((v2i64) q2_out, 0);
350 thresh = (v16u8) __msa_ilvr_d((v2i64) tmp, (v2i64) thresh);
354 b_limit = (v16u8) __msa_ilvr_d((v2i64) tmp, (v2i64) b_limit);
358 limit = (v16u8) __msa_ilvr_d((v2i64) tmp, (v2i64) limit);
426 thresh = (v16u8) __msa_ilvr_d((v2i64) tmp, (v2i64) thresh);
430 b_limit = (v16u8) __msa_ilvr_d((v2i64) tmp, (v2i64) b_limit);
434 limit = (v16u8) __msa_ilvr_d((v2i64) tmp, (v2i64) limit);
443 flat = (v16u8) __msa_ilvr_d((v2i64) zero, (v2i64) flat);
497 thresh = (v16u8) __msa_ilvr_d((v2i64) tmp, (v2i64) thresh);
501 b_limit = (v16u8) __msa_ilvr_d((v2i64) tmp, (v2i64) b_limit);
505 limit = (v16u8) __msa_ilvr_d((v2i64) tmp, (v2i64) limit);
514 flat = (v16u8) __msa_insve_d((v2i64) flat, 0, (v2i64) zero);
1005 flat = (v16u8) __msa_ilvr_d((v2i64) zero, (v2i64) flat);
1009 p1_d = __msa_copy_u_d((v2i64) p1_out, 0);
1010 p0_d = __msa_copy_u_d((v2i64) p0_out, 0);
1011 q0_d = __msa_copy_u_d((v2i64) q0_out, 0);
1012 q1_d = __msa_copy_u_d((v2i64) q1_out, 0);
1046 p2_d = __msa_copy_u_d((v2i64) p2_out, 0);
1047 p1_d = __msa_copy_u_d((v2i64) p1_out, 0);
1048 p0_d = __msa_copy_u_d((v2i64) p0_out, 0);
1049 q0_d = __msa_copy_u_d((v2i64) q0_out, 0);
1050 q1_d = __msa_copy_u_d((v2i64) q1_out, 0);
1051 q2_d = __msa_copy_u_d((v2i64) q2_out, 0);
1081 dword0 = __msa_copy_u_d((v2i64) p0_filter16, 0);
1082 dword1 = __msa_copy_u_d((v2i64) p1_filter16, 0);
1099 dword0 = __msa_copy_u_d((v2i64) p0_filter16, 0);
1100 dword1 = __msa_copy_u_d((v2i64) p1_filter16, 0);
1117 dword0 = __msa_copy_u_d((v2i64) p0_filter16, 0);
1118 dword1 = __msa_copy_u_d((v2i64) p1_filter16, 0);
1135 dword0 = __msa_copy_u_d((v2i64) p0_filter16, 0);
1136 dword1 = __msa_copy_u_d((v2i64) p1_filter16, 0);
1153 dword0 = __msa_copy_u_d((v2i64) p0_filter16, 0);
1154 dword1 = __msa_copy_u_d((v2i64) p1_filter16, 0);
1171 dword0 = __msa_copy_u_d((v2i64) p0_filter16, 0);
1172 dword1 = __msa_copy_u_d((v2i64) p1_filter16, 0);
1189 dword0 = __msa_copy_u_d((v2i64) p0_filter16, 0);
1190 dword1 = __msa_copy_u_d((v2i64) p1_filter16, 0);
1247 thresh0 = (v16u8) __msa_ilvr_d((v2i64) thresh1, (v2i64) thresh0);
1251 b_limit0 = (v16u8) __msa_ilvr_d((v2i64) b_limit1, (v2i64) b_limit0);
1255 limit0 = (v16u8) __msa_ilvr_d((v2i64) limit1, (v2i64) limit0);
1304 flat = (v16u8) __msa_ilvr_d((v2i64) zero, (v2i64) flat);
1381 thresh = (v16u8) __msa_ilvr_d((v2i64) vec0, (v2i64) thresh);
1385 b_limit = (v16u8) __msa_ilvr_d((v2i64) vec0, (v2i64) b_limit);
1389 limit = (v16u8) __msa_ilvr_d((v2i64) vec0, (v2i64) limit);
1491 thresh = (v16u8) __msa_ilvr_d((v2i64) vec0, (v2i64) thresh);
1495 b_limit = (v16u8) __msa_ilvr_d((v2i64) vec0, (v2i64) b_limit);
1499 limit = (v16u8) __msa_ilvr_d((v2i64) vec0, (v2i64) limit);
1510 flat = (v16u8) __msa_ilvr_d((v2i64) zero, (v2i64) flat);
1594 thresh = (v16u8) __msa_ilvr_d((v2i64) vec0, (v2i64) thresh);
1598 b_limit = (v16u8) __msa_ilvr_d((v2i64) vec0, (v2i64) b_limit);
1602 limit = (v16u8) __msa_ilvr_d((v2i64) vec0, (v2i64) limit);
1613 flat = (v16u8) __msa_insve_d((v2i64) flat, 0, (v2i64) zero);
1730 q7 = (v16u8) __msa_ilvod_d((v2i64) row8, (v2i64) row0);
1731 q6 = (v16u8) __msa_ilvod_d((v2i64) row9, (v2i64) row1);
1732 q5 = (v16u8) __msa_ilvod_d((v2i64) row10, (v2i64) row2);
1733 q4 = (v16u8) __msa_ilvod_d((v2i64) row11, (v2i64) row3);
1734 q3 = (v16u8) __msa_ilvod_d((v2i64) row12, (v2i64) row4);
1735 q2 = (v16u8) __msa_ilvod_d((v2i64) row13, (v2i64) row5);
1736 q1 = (v16u8) __msa_ilvod_d((v2i64) row14, (v2i64) row6);
1737 q0 = (v16u8) __msa_ilvod_d((v2i64) row15, (v2i64) row7);
1801 flat = (v16u8) __msa_ilvr_d((v2i64) zero, (v2i64) flat);