Lines Matching defs:src0_sld1
61 v16u8 src0, src1, src0_sld1, src1_sld1, res0, res1;
68 SLDI_B2_UB(zeros, src0, zeros, src1, 1, src0_sld1, src1_sld1);
69 AVER_UB2_UB(src0_sld1, src0, src1_sld1, src1, res0, res1);
85 v16i8 src0, src1, src2, src3, src0_sld1, src1_sld1, src2_sld1, src3_sld1;
93 src0_sld1, src1_sld1, src2_sld1, src3_sld1);
94 AVER_ST8x4_UB(src0, src0_sld1, src1, src1_sld1,
128 v16i8 src0_sld1, src1_sld1, src2_sld1, src3_sld1;
136 src0_sld1, src1_sld1, src2_sld1, src3_sld1);
140 AVE_ST8x4_UB(src0, src0_sld1, src1, src1_sld1,
150 v16i8 src0, src1, src2, src3, src0_sld1, src1_sld1, src2_sld1, src3_sld1;
155 src0_sld1, src1_sld1, src2_sld1, src3_sld1);
156 AVE_ST8x4_UB(src0, src0_sld1, src1, src1_sld1,
220 v16u8 src0, src1, src0_sld1, src1_sld1, res0, res1;
229 SLDI_B2_UB(zeros, src0, zeros, src1, 1, src0_sld1, src1_sld1);
236 AVER_UB2_UB(src0_sld1, src0, src1_sld1, src1, res0, res1);
254 v16i8 src0, src1, src2, src3, src0_sld1, src1_sld1, src2_sld1, src3_sld1;
262 src0_sld1, src1_sld1, src2_sld1, src3_sld1);
264 AVER_DST_ST8x4_UB(src0, src0_sld1, src1, src1_sld1, src2, src2_sld1,
535 v16i8 src0, src1, src2, src0_sld1, src1_sld1, src2_sld1;
547 SLDI_B3_SB(zeros, src0, zeros, src1, zeros, src2, 1, src0_sld1,
549 ILVR_B3_UB(src0_sld1, src0, src1_sld1, src1, src2_sld1, src2,
572 v16i8 src0_sld1, src1_sld1, src2_sld1, src3_sld1, src4_sld1;
585 SLDI_B3_SB(zeros, src0, zeros, src1, zeros, src2, 1, src0_sld1,
588 ILVR_B3_UB(src0_sld1, src0, src1_sld1, src1, src2_sld1, src2, src0_r,
665 v16u8 src0_sld1, src1_sld1, src2_sld1, src3_sld1;
679 src0_sld1, src1_sld1, src2_sld1, src3_sld1);
683 ILVR_B4_UH(src0_sld1, src0, src1_sld1, src1, src2_sld1, src2, src3_sld1,
713 v16i8 src0_sld1, src1_sld1, src2_sld1, src3_sld1, src4_sld1;
724 SLDI_B3_SB(zeros, src0, zeros, src1, zeros, src2, 1, src0_sld1,
727 ILVR_B3_UH(src0_sld1, src0, src1_sld1, src1, src2_sld1, src2, src0_r,
931 v16i8 src0, src1, src2, src0_sld1, src1_sld1, src2_sld1;
945 SLDI_B3_SB(zeros, src0, zeros, src1, zeros, src2, 1, src0_sld1,
947 ILVR_B3_UB(src0_sld1, src0, src1_sld1, src1, src2_sld1, src2, src0_r,
973 v16i8 src0_sld1, src1_sld1, src2_sld1, src3_sld1, src4_sld1;
988 SLDI_B3_SB(zeros, src0, zeros, src1, zeros, src2, 1, src0_sld1,
991 ILVR_B3_UB(src0_sld1, src0, src1_sld1, src1, src2_sld1, src2, src0_r,