Lines Matching defs:zero

72     v16i8 zero = { 0 };
82 dst0 = (v8i16) __msa_ilvr_b(zero, src0);
96 ILVRL_B2_SH(zero, src0, dst0, dst1);
117 ILVRL_B2_SH(zero, src0, dst0, dst1);
118 ILVRL_B2_SH(zero, src1, dst2, dst3);
140 v16i8 zero = { 0 };
156 ILVRL_B2_SH(zero, src0, dst0, dst1);
157 ILVRL_B2_SH(zero, src1, dst2, dst3);
158 ILVRL_B2_SH(zero, src2, dst4, dst5);
159 ILVRL_B2_SH(zero, src3, dst6, dst7);
192 v16i8 zero = { 0 };
200 ILVRL_B2_SH(zero, src0, dst0, dst1);
209 ILVRL_B2_SH(zero, src0, dst0, dst1);
210 ILVRL_B2_SH(zero, src1, dst2, dst3);
224 ILVRL_B2_SH(zero, src0, dst0, dst1);
225 ILVRL_B2_SH(zero, src1, dst2, dst3);
226 ILVRL_B2_SH(zero, src2, dst4, dst5);
248 ILVRL_B2_SH(zero, src0, dst0, dst1);
249 ILVRL_B2_SH(zero, src1, dst2, dst3);
250 ILVRL_B2_SH(zero, src2, dst4, dst5);
251 ILVRL_B2_SH(zero, src3, dst6, dst7);
278 v16i8 zero = { 0 };
292 ILVR_B4_SH(zero, src0, zero, src1, zero, src2, zero, src3, dst0, dst1,
296 ILVR_B2_SH(zero, src0, zero, src1, dst4, dst5);
321 v16i8 zero = { 0 };
329 ILVRL_B2_SH(zero, src0, dst0_r, dst0_l);
330 ILVRL_B2_SH(zero, src1, dst1_r, dst1_l);
331 ILVRL_B2_SH(zero, src2, dst2_r, dst2_l);
332 ILVRL_B2_SH(zero, src3, dst3_r, dst3_l);
356 v16i8 src0, src1, src2, src3, src4, src5, src6, src7, zero = { 0 };
369 ILVRL_B2_SH(zero, src0, dst0, dst1);
370 ILVRL_B2_SH(zero, src1, dst2, dst3);
371 ILVR_B2_SH(zero, src2, zero, src3, dst4, dst5);
372 ILVRL_B2_SH(zero, src4, dst6, dst7);
373 ILVRL_B2_SH(zero, src5, dst8, dst9);
374 ILVR_B2_SH(zero, src6, zero, src7, dst10, dst11);
403 v16i8 zero = { 0 };
417 ILVRL_B2_SH(zero, src0, dst0, dst1);
418 ILVRL_B2_SH(zero, src1, dst2, dst3);
419 ILVRL_B2_SH(zero, src2, dst4, dst5);
420 ILVRL_B2_SH(zero, src3, dst6, dst7);
447 v16i8 zero = { 0 };
462 ILVRL_B2_SH(zero, src0, dst0, dst1);
463 ILVRL_B2_SH(zero, src1, dst2, dst3);
464 ILVRL_B2_SH(zero, src2, dst4, dst5);
465 ILVRL_B2_SH(zero, src3, dst6, dst7);
466 ILVRL_B2_SH(zero, src4, dst8, dst9);
467 ILVRL_B2_SH(zero, src5, dst10, dst11);
501 v16i8 zero = { 0 };
511 ILVRL_B2_SH(zero, src0, dst0, dst1);
512 ILVRL_B2_SH(zero, src1, dst2, dst3);
513 ILVRL_B2_SH(zero, src2, dst4, dst5);
514 ILVRL_B2_SH(zero, src3, dst6, dst7);