Lines Matching refs:dst0_l
1403 __m128i dst0_l, dst1_l;
1455 dst0_l = __lsx_vdp2_h_bu_b(src2110, filt0);
1456 DUP2_ARG3(__lsx_vdp2add_h_bu_b, dst0_l, src4332, filt1, dst0_l,
1457 src6554, filt2, dst0_l, dst0_l);
1458 dst0_l = __lsx_vdp2add_h_bu_b(dst0_l, src8776, filt3);
1465 __lsx_vstelm_d(dst0_l, dst, 16, 0);
1468 __lsx_vstelm_d(dst0_l, dst, 16, 1);
1510 __m128i dst0_l, dst1_l, dst2_l, dst3_l;
1565 dst0_l = __lsx_vdp2_h_bu_b(src10_l, filt0);
1566 DUP2_ARG3(__lsx_vdp2add_h_bu_b, dst0_l, src32_l, filt1, dst0_l,
1567 src54_l, filt2, dst0_l, dst0_l);
1568 dst0_l = __lsx_vdp2add_h_bu_b(dst0_l, src76_l, filt3);
1583 __lsx_vst(dst0_l, dst_tmp, 16);
1811 __m128i dst0_r, dst0_l;
1905 dst0_r, dst0_l);
1906 DUP4_ARG3(__lsx_vdp2add_w_h, dst0_r, dst32_r, filt_h1, dst0_l,
1907 dst32_l, filt_h1, dst0_r, dst54_r, filt_h2, dst0_l,
1908 dst54_l, filt_h2, dst0_r, dst0_l, dst0_r, dst0_l);
1909 DUP2_ARG3(__lsx_vdp2add_w_h, dst0_r, dst76_r, filt_h3, dst0_l,
1910 dst76_l, filt_h3, dst0_r, dst0_l);
1912 dst0_l = __lsx_vsrai_w(dst0_l, 6);
1914 dst0_r = __lsx_vpickev_h(dst0_l, dst0_r);
1961 __m128i dst0_r, dst0_l, dst1_r, dst2_r, dst3_r;
2051 dst0_r, dst0_l);
2052 DUP4_ARG3(__lsx_vdp2add_w_h, dst0_r, dst32_r, filt_h1, dst0_l, dst32_l,
2053 filt_h1, dst0_r, dst54_r, filt_h2, dst0_l, dst54_l, filt_h2,
2054 dst0_r, dst0_l, dst0_r, dst0_l);
2055 DUP2_ARG3(__lsx_vdp2add_w_h, dst0_r, dst76_r, filt_h3, dst0_l, dst76_l,
2056 filt_h3, dst0_r, dst0_l)
2058 dst0_l = __lsx_vsrai_w(dst0_l, 6);
2060 dst0_r = __lsx_vpickev_h(dst0_l, dst0_r);
2281 __m128i dst0_r, dst1_r, dst0_l, dst1_l;
2300 filt0, src21_l, filt0, dst0_r, dst0_l, dst1_r, dst1_l);
2301 DUP4_ARG3(__lsx_vdp2add_h_bu_b, dst0_r, src32_r, filt1, dst0_l,
2303 filt1, dst0_r, dst0_l, dst1_r, dst1_l);
2305 __lsx_vst(dst0_l, dst, 16);
2317 filt0, src43_l, filt0, dst0_r, dst0_l, dst1_r, dst1_l);
2318 DUP4_ARG3(__lsx_vdp2add_h_bu_b, dst0_r, src10_r, filt1, dst0_l,
2320 filt1, dst0_r, dst0_l, dst1_r, dst1_l);
2322 __lsx_vst(dst0_l, dst, 16);
2348 __m128i dst0_l, dst1_l;
2376 filt0, src21_l, filt0, dst0_r, dst0_l, dst1_r, dst1_l);
2377 DUP4_ARG3(__lsx_vdp2add_h_bu_b, dst0_r, src32_r, filt1, dst0_l,
2379 filt1, dst0_r, dst0_l, dst1_r, dst1_l);
2386 __lsx_vst(dst0_l, dst, 16);
2404 filt0, src43_l, filt0, dst0_r, dst0_l, dst1_r, dst1_l);
2405 DUP4_ARG3(__lsx_vdp2add_h_bu_b, dst0_r, src10_r, filt1, dst0_l, src10_l,
2407 dst0_r, dst0_l, dst1_r, dst1_l);
2414 __lsx_vst(dst0_l, dst, 16);
2443 __m128i dst0_l, dst1_l, dst2_l, dst3_l;
2474 filt0, src21_l, filt0, dst0_r, dst0_l, dst1_r, dst1_l);
2475 DUP4_ARG3(__lsx_vdp2add_h_bu_b, dst0_r, src32_r, filt1, dst0_l,
2477 filt1, dst0_r, dst0_l, dst1_r, dst1_l);
2485 __lsx_vst(dst0_l, dst, 16);
2506 filt0, src43_l, filt0, dst0_r, dst0_l, dst1_r, dst1_l);
2507 DUP4_ARG3(__lsx_vdp2add_h_bu_b, dst0_r, src10_r, filt1, dst0_l,
2509 filt1, dst0_r, dst0_l, dst1_r, dst1_l);
2518 __lsx_vst(dst0_l, dst, 16);
2549 __m128i dst0_r, dst0_l, dst1_r, dst1_l;
2586 filt_h0, dst21_l, filt_h0, dst0_r, dst0_l, dst1_r, dst1_l);
2587 DUP4_ARG3(__lsx_vdp2add_w_h, dst0_r, dst32_r, filt_h1, dst0_l, dst32_l,
2589 dst0_r, dst0_l, dst1_r, dst1_l);
2590 DUP4_ARG2(__lsx_vsrai_w, dst0_r, 6, dst0_l, 6, dst1_r, 6, dst1_l, 6,
2591 dst0_r, dst0_l, dst1_r, dst1_l);
2592 DUP2_ARG2(__lsx_vpickev_h, dst0_l, dst0_r, dst1_l, dst1_r, dst0_r, dst1_r);
2616 __m128i dst0_r, dst0_l, dst1_r, dst1_l, dst2_r, dst2_l, dst3_r, dst3_l;
2670 filt_h0, dst21_l, filt_h0, dst0_r, dst0_l, dst1_r, dst1_l);
2671 DUP4_ARG3(__lsx_vdp2add_w_h, dst0_r, dst32_r, filt_h1, dst0_l, dst32_l,
2673 dst0_r, dst0_l, dst1_r, dst1_l);
2680 DUP4_ARG2(__lsx_vsrai_w, dst0_r, 6, dst0_l, 6, dst1_r, 6, dst1_l, 6,
2681 dst0_r, dst0_l, dst1_r, dst1_l);
2684 DUP2_ARG2(__lsx_vpickev_h, dst0_l, dst0_r, dst1_l, dst1_r,
2716 __m128i dst0_r, dst0_l, dst1_r, dst1_l, dst2_r, dst2_l, dst3_r, dst3_l;
2771 filt_h0, dst21_l, filt_h0, dst0_r, dst0_l, dst1_r, dst1_l);
2776 DUP4_ARG3(__lsx_vdp2add_w_h, dst0_r, dst32_r, filt_h1, dst0_l, dst32_l,
2778 dst0_r, dst0_l, dst1_r, dst1_l);
2785 DUP4_ARG2(__lsx_vsrai_w, dst0_r, 6, dst0_l, 6, dst1_r, 6, dst1_l, 6, dst0_r,
2786 dst0_l, dst1_r, dst1_l);
2792 DUP4_ARG2(__lsx_vpickev_h,dst0_l, dst0_r, dst1_l, dst1_r, dst2_l, dst2_r,
2832 __m128i dst0_r, dst0_l, dst1_r, dst1_l, dst2_r, dst2_l, dst3_r, dst3_l;
2898 filt_h0, dst21_l, filt_h0, dst0_r, dst0_l, dst1_r, dst1_l);
2901 DUP4_ARG3(__lsx_vdp2add_w_h, dst0_r, dst32_r, filt_h1, dst0_l,
2903 dst43_l, filt_h1, dst0_r, dst0_l, dst1_r, dst1_l);
2908 DUP4_ARG2(__lsx_vsrai_w, dst0_r, 6, dst0_l, 6, dst1_r, 6, dst1_l, 6,
2909 dst0_r, dst0_l, dst1_r, dst1_l);
2913 DUP4_ARG2(__lsx_vpickev_h, dst0_l, dst0_r, dst1_l, dst1_r, dst2_l,
2983 __m128i dst0_r, dst0_l, dst1_r, dst1_l, dst2_r, dst2_l, dst3_r, dst3_l;
3045 filt_h0, dst21_l, filt_h0, dst0_r, dst0_l, dst1_r, dst1_l);
3048 DUP4_ARG3(__lsx_vdp2add_w_h, dst0_r, dst32_r, filt_h1, dst0_l, dst32_l,
3050 dst0_r, dst0_l, dst1_r, dst1_l);
3054 DUP4_ARG2(__lsx_vsrai_w, dst0_r, 6, dst0_l, 6, dst1_r, 6, dst1_l, 6,
3055 dst0_r, dst0_l, dst1_r, dst1_l);
3058 DUP4_ARG2(__lsx_vpickev_h, dst0_l, dst0_r, dst1_l, dst1_r, dst2_l, dst2_r,