Lines Matching refs:dst1
47 __m128i dst0, dst1, dst2, dst3, dst4, dst5;
140 dst1 = __lsx_vadd_h(temp2, p1_src);
151 DUP2_ARG3(__lsx_vbitsel_v, dst0, p2_src, p_is_pcm_vec, dst1,
152 p1_src, p_is_pcm_vec, dst0, dst1);
186 DUP2_ARG2(__lsx_vpickev_b, dst1, dst0, dst3, dst2, dst0, dst1);
195 DUP2_ARG3(__lsx_vbitsel_v, dst0, dst3, cmp3, dst1, dst4, cmp3,
196 dst0, dst1);
201 __lsx_vstelm_d(dst1, p2 + stride_2x, 0, 0);
202 __lsx_vstelm_d(dst1, p2 + stride_3x, 0, 1);
266 q1_src, abs_delta0, dst1, dst2, dst3, dst4);
268 DUP2_ARG2(__lsx_vpickev_b, dst2, dst1, dst4, dst3, dst0, dst1);
273 DUP2_ARG3(__lsx_vbitsel_v, dst0, dst2, cmp3, dst1, dst3, cmp3,
274 dst0, dst1);
279 __lsx_vstelm_d(dst1, p2 + stride_2x, 0, 0);
280 __lsx_vstelm_d(dst1, p2 + stride_3x, 0, 1);
302 dst1 = __lsx_vadd_h(temp2, p1_src);
312 DUP2_ARG3(__lsx_vbitsel_v, dst0, p2_src, p_is_pcm_vec, dst1,
313 p1_src, p_is_pcm_vec, dst0, dst1);
346 DUP2_ARG2(__lsx_vpickev_b, dst1, dst0, dst3, dst2, dst0, dst1);
414 DUP2_ARG3(__lsx_vbitsel_v, dst0, dst3, cmp2, dst1, dst4, cmp2,
415 dst0, dst1);
424 DUP2_ARG3(__lsx_vbitsel_v, dst0, dst3, cmp3, dst1, dst4, cmp3,
425 dst0, dst1);
430 __lsx_vstelm_d(dst1, p2 + stride_2x, 0, 0);
431 __lsx_vstelm_d(dst1, p2 + stride_3x, 0, 1);
456 __m128i dst0, dst1, dst2, dst3, dst4, dst5, dst6, dst7;
560 dst1 = __lsx_vadd_h(temp2, p1_src);
570 DUP2_ARG3(__lsx_vbitsel_v, dst0, p2_src, p_is_pcm_vec, dst1, p1_src,
571 p_is_pcm_vec, dst0, dst1);
662 q1_src, abs_delta0, dst0, dst1, dst2, dst3);
666 DUP4_ARG3(__lsx_vbitsel_v, dst0, p1_src, cmp3, dst1, p0_src,
668 dst0, dst1, dst2, dst3);
669 DUP2_ARG2(__lsx_vpickev_b, dst2, dst0, dst3, dst1, dst0, dst1);
672 dst4 = __lsx_vilvl_b(dst1, dst0);
673 dst5 = __lsx_vilvh_b(dst1, dst0);
675 dst1 = __lsx_vilvh_h(dst5, dst4);
683 __lsx_vstelm_w(dst1, src, 0, 0);
684 __lsx_vstelm_w(dst1, src + stride, 0, 1);
685 __lsx_vstelm_w(dst1, src + stride_2x, 0, 2);
686 __lsx_vstelm_w(dst1, src + stride_3x, 0, 3);
708 dst1 = __lsx_vadd_h(temp2, p1_src);
718 DUP2_ARG3(__lsx_vbitsel_v, dst0, p2_src, p_is_pcm_vec, dst1, p1_src,
719 p_is_pcm_vec, dst0, dst1);
810 DUP4_ARG3(__lsx_vbitsel_v, dst0, p2_src, cmp2, dst1, delta1,
812 dst0, dst1, dst2, dst3);
818 DUP4_ARG3(__lsx_vbitsel_v, dst0, p2_src, cmp3, dst1, p1_src, cmp3, dst2,
819 p0_src, cmp3, dst3, q0_src, cmp3, dst0, dst1, dst2, dst3);
824 DUP4_ARG2(__lsx_vpickev_b, dst2, dst0, dst3, dst1, dst4, dst4, dst5,
825 dst5, dst0, dst1, dst2, dst3);
828 DUP2_ARG2(__lsx_vilvl_b, dst1, dst0, dst3, dst2, dst4, dst6);
829 DUP2_ARG2(__lsx_vilvh_b, dst1, dst0, dst3, dst2, dst5, dst7);
831 DUP2_ARG2(__lsx_vilvh_h, dst5, dst4, dst7, dst6, dst1, dst3);
848 __lsx_vstelm_w(dst1, src, 0, 0);
851 __lsx_vstelm_w(dst1, src, 0, 1);
855 __lsx_vstelm_w(dst1, src, 0, 2);
858 __lsx_vstelm_w(dst1, src, 0, 3);
1192 __m128i src10, src11, src12, src13, dst0, dst1, dst2, dst3;
1285 offset_mask3, dst0, dst1, dst2, dst3);
1286 DUP4_ARG2(__lsx_vxori_b, dst0, 128, dst1, 128, dst2, 128, dst3,
1287 128, dst0, dst1, dst2, dst3);
1295 __lsx_vst(dst1, dst_ptr + dst_stride, 0);
1516 __m128i src10, src_minus10, dst0, src11, src_minus11, dst1;
1596 offset_mask3, dst0, dst1, dst2, dst3);
1597 DUP4_ARG2(__lsx_vxori_b, dst0, 128, dst1, 128, dst2, 128, dst3,
1598 128, dst0, dst1, dst2, dst3);
1602 __lsx_vstx(dst1, dst, dst_stride);
1871 __m128i src10, src_minus10, dst0, src11, src_minus11, dst1;
1971 offset_mask3, dst0, dst1, dst2, dst3);
1972 DUP4_ARG2(__lsx_vxori_b, dst0, 128, dst1, 128, dst2, 128, dst3,
1973 128, dst0, dst1, dst2, dst3);
1981 __lsx_vstx(dst1, dst_orig, dst_stride);
2241 __m128i dst0, dst1, dst2, dst3;
2344 offset_mask3, dst0, dst1, dst2, dst3);
2345 DUP4_ARG2(__lsx_vxori_b, dst0, 128, dst1, 128, dst2, 128, dst3,
2346 128, dst0, dst1, dst2, dst3);
2354 __lsx_vstx(dst1, dst_orig, dst_stride);