Lines Matching refs:dec_cfg_reg
4988 u16 tx_vol_ctl_reg, pwr_level_reg = 0, dec_cfg_reg, hpf_gate_reg;
5025 dec_cfg_reg = WCD934X_CDC_TX0_TX_PATH_CFG0 + 16 * decimator;
5042 snd_soc_component_update_bits(comp, dec_cfg_reg,
5047 snd_soc_component_update_bits(comp, dec_cfg_reg,
5054 snd_soc_component_update_bits(comp, dec_cfg_reg,
5061 hpf_coff_freq = (snd_soc_component_read(comp, dec_cfg_reg) &
5064 snd_soc_component_update_bits(comp, dec_cfg_reg,
5085 hpf_coff_freq = (snd_soc_component_read(comp, dec_cfg_reg) &
5089 snd_soc_component_update_bits(comp, dec_cfg_reg,
5108 snd_soc_component_update_bits(comp, dec_cfg_reg,