Lines Matching refs:dec_cfg_reg
2723 u16 tx_vol_ctl_reg, pwr_level_reg = 0, dec_cfg_reg, hpf_gate_reg;
2760 dec_cfg_reg = WCD9335_CDC_TX0_TX_PATH_CFG0 + 16 * decimator;
2775 snd_soc_component_update_bits(comp, dec_cfg_reg,
2781 snd_soc_component_update_bits(comp, dec_cfg_reg,
2787 snd_soc_component_update_bits(comp, dec_cfg_reg,
2793 hpf_coff_freq = (snd_soc_component_read(comp, dec_cfg_reg) &
2797 snd_soc_component_update_bits(comp, dec_cfg_reg,
2804 snd_soc_component_update_bits(comp, dec_cfg_reg, 0x08, 0x08);
2828 hpf_coff_freq = (snd_soc_component_read(comp, dec_cfg_reg) &
2831 snd_soc_component_update_bits(comp, dec_cfg_reg, 0x08, 0x00);
2833 snd_soc_component_update_bits(comp, dec_cfg_reg,