Lines Matching defs:gpio_mask_writel
858 static inline void gpio_mask_writel(struct pistachio_gpio_bank *bank,
871 gpio_mask_writel(bank, GPIO_BIT_EN, offset, 1);
877 gpio_mask_writel(bank, GPIO_BIT_EN, offset, 0);
1194 gpio_mask_writel(bank, GPIO_OUTPUT, offset, !!value);
1202 gpio_mask_writel(bank, GPIO_OUTPUT_EN, offset, 0);
1214 gpio_mask_writel(bank, GPIO_OUTPUT_EN, offset, 1);
1224 gpio_mask_writel(bank, GPIO_INTERRUPT_STATUS, data->hwirq, 0);
1231 gpio_mask_writel(bank, GPIO_INTERRUPT_EN, data->hwirq, 0);
1240 gpio_mask_writel(bank, GPIO_INTERRUPT_EN, data->hwirq, 1);
1259 gpio_mask_writel(bank, GPIO_INPUT_POLARITY, data->hwirq, 1);
1260 gpio_mask_writel(bank, GPIO_INTERRUPT_TYPE, data->hwirq,
1262 gpio_mask_writel(bank, GPIO_INTERRUPT_EDGE, data->hwirq,
1266 gpio_mask_writel(bank, GPIO_INPUT_POLARITY, data->hwirq, 0);
1267 gpio_mask_writel(bank, GPIO_INTERRUPT_TYPE, data->hwirq,
1269 gpio_mask_writel(bank, GPIO_INTERRUPT_EDGE, data->hwirq,
1273 gpio_mask_writel(bank, GPIO_INTERRUPT_TYPE, data->hwirq,
1275 gpio_mask_writel(bank, GPIO_INTERRUPT_EDGE, data->hwirq,
1279 gpio_mask_writel(bank, GPIO_INPUT_POLARITY, data->hwirq, 1);
1280 gpio_mask_writel(bank, GPIO_INTERRUPT_TYPE, data->hwirq,
1284 gpio_mask_writel(bank, GPIO_INPUT_POLARITY, data->hwirq, 0);
1285 gpio_mask_writel(bank, GPIO_INTERRUPT_TYPE, data->hwirq,