Lines Matching refs:lp_gpio_reg
209 static void __iomem *lp_gpio_reg(struct gpio_chip *chip, unsigned int offset,
236 acpi_use = lp_gpio_reg(&lg->chip, pin, LP_ACPI_OWNED);
245 void __iomem *ioxapic_use = lp_gpio_reg(chip, offset, LP_IRQ2IOXAPIC);
264 void __iomem *reg = lp_gpio_reg(&lg->chip, pin, LP_CONFIG1);
265 void __iomem *conf2 = lp_gpio_reg(&lg->chip, pin, LP_CONFIG2);
301 void __iomem *reg = lp_gpio_reg(&lg->chip, grp->grp.pins[i], LP_CONFIG1);
335 void __iomem *reg = lp_gpio_reg(&lg->chip, pin, LP_CONFIG1);
336 void __iomem *conf2 = lp_gpio_reg(&lg->chip, pin, LP_CONFIG2);
367 void __iomem *conf2 = lp_gpio_reg(&lg->chip, pin, LP_CONFIG2);
385 void __iomem *reg = lp_gpio_reg(&lg->chip, pin, LP_CONFIG1);
426 void __iomem *conf2 = lp_gpio_reg(&lg->chip, pin, LP_CONFIG2);
469 void __iomem *conf2 = lp_gpio_reg(&lg->chip, pin, LP_CONFIG2);
526 void __iomem *reg = lp_gpio_reg(chip, offset, LP_CONFIG1);
533 void __iomem *reg = lp_gpio_reg(chip, offset, LP_CONFIG1);
561 void __iomem *reg = lp_gpio_reg(chip, offset, LP_CONFIG1);
581 reg = lp_gpio_reg(&lg->chip, base, LP_INT_STAT);
582 ena = lp_gpio_reg(&lg->chip, base, LP_INT_ENABLE);
598 void __iomem *reg = lp_gpio_reg(&lg->chip, hwirq, LP_INT_STAT);
619 void __iomem *reg = lp_gpio_reg(&lg->chip, hwirq, LP_INT_ENABLE);
634 void __iomem *reg = lp_gpio_reg(&lg->chip, hwirq, LP_INT_ENABLE);
653 reg = lp_gpio_reg(&lg->chip, hwirq, LP_CONFIG1);
714 reg = lp_gpio_reg(&lg->chip, base, LP_INT_ENABLE);
717 reg = lp_gpio_reg(&lg->chip, base, LP_INT_STAT);
874 lp_gpio_enable_input(lp_gpio_reg(chip, i, LP_CONFIG2));