Lines Matching defs:input_clks
401 struct clk *input_clks[CDNS_SIERRA_INPUT_CLOCKS];
556 clk_set_rate(phy->input_clks[CMN_REFCLK_DIG_DIV], 25000000);
557 clk_set_rate(phy->input_clks[CMN_REFCLK1_DIG_DIV], 25000000);
1162 sp->input_clks[CMN_REFCLK_DIG_DIV] = clk;
1170 sp->input_clks[CMN_REFCLK1_DIG_DIV] = clk;
1186 sp->input_clks[PHY_CLK] = clk;
1188 ret = clk_prepare_enable(sp->input_clks[PHY_CLK]);
1220 clk_disable_unprepare(sp->input_clks[PHY_CLK]);
1262 clk_set_rate(sp->input_clks[CMN_REFCLK_DIG_DIV], 25000000);
1263 clk_set_rate(sp->input_clks[CMN_REFCLK1_DIG_DIV], 25000000);