Lines Matching defs:emc_cfg
370 u32 emc_cfg;
554 emc->emc_cfg = readl_relaxed(emc->regs + EMC_CFG);
577 if (emc->emc_cfg & EMC_CFG_DYN_SREF_ENABLE) {
578 emc->emc_cfg &= ~EMC_CFG_DYN_SREF_ENABLE;
579 writel_relaxed(emc->emc_cfg, emc->regs + EMC_CFG);
691 writel_relaxed(emc->emc_cfg | EMC_CFG_PERIODIC_QRST,
719 val = !!(emc->emc_cfg & EMC_CFG_PERIODIC_QRST);
722 emc->emc_cfg |= EMC_CFG_PERIODIC_QRST;
724 emc->emc_cfg &= ~EMC_CFG_PERIODIC_QRST;
726 writel_relaxed(emc->emc_cfg, emc->regs + EMC_CFG);
820 emc->emc_cfg |= EMC_CFG_DYN_SREF_ENABLE;
821 writel_relaxed(emc->emc_cfg, emc->regs + EMC_CFG);
1120 u32 fbio_cfg5, emc_cfg, emc_dbg, emc_adr_cfg;
1130 emc_cfg = readl_relaxed(emc->regs + EMC_CFG_2);
1133 emc_cfg |= EMC_CLKCHANGE_REQ_ENABLE;
1138 emc_cfg |= EMC_CLKCHANGE_PD_ENABLE;
1139 emc_cfg &= ~EMC_CLKCHANGE_SR_ENABLE;
1143 emc_cfg &= ~EMC_CLKCHANGE_SR_ENABLE;
1144 emc_cfg &= ~EMC_CLKCHANGE_PD_ENABLE;
1148 writel_relaxed(emc_cfg, emc->regs + EMC_CFG_2);