Lines Matching refs:base

144 	 * Initialize each entry to dummy_page bus base address.
356 void __iomem *const base = cio2->base;
386 CIO2_PBM_WMCTRL1_MID2_2CK, base + CIO2_REG_PBM_WMCTRL1);
392 CIO2_PBM_WMCTRL2_OBFF_MEM_EN, base + CIO2_REG_PBM_WMCTRL2);
400 base + CIO2_REG_PBM_ARB_CTRL);
406 writel(CIO2_FB_HPLL_FREQ, base + CIO2_REG_FB_HPLL_FREQ);
407 writel(CIO2_ISCLK_RATIO, base + CIO2_REG_ISCLK_RATIO);
420 writel(CIO2_INT_EN_EXT_IE_MASK, base + CIO2_REG_INT_EN_EXT_IE);
425 writel(CIO2_INT_EN_EXT_OE_MASK, base + CIO2_REG_INT_EN_EXT_OE);
429 base + CIO2_REG_INT_EN);
433 base + CIO2_REG_PXM_PXF_FMT_CFG0(csi2bus));
440 writel(0, base + CIO2_REG_PXM_SID2BID0(csi2bus));
455 << CIO2_CGC_CSI_CLKGATE_HOLDOFF_SHIFT, base + CIO2_REG_CGC);
456 writel(CIO2_LTRCTRL_LTRDYNEN, base + CIO2_REG_LTRCTRL);
461 base + CIO2_REG_LTRVAL01);
466 base + CIO2_REG_LTRVAL23);
469 writel(0, base + CIO2_REG_CDMABA(i));
470 writel(0, base + CIO2_REG_CDMAC0(i));
471 writel(0, base + CIO2_REG_CDMAC1(i));
475 writel(PFN_DOWN(q->fbpt_bus_addr), base + CIO2_REG_CDMABA(CIO2_DMA_CHAN));
483 CIO2_CDMAC0_DMA_HALTED, base + CIO2_REG_CDMAC0(CIO2_DMA_CHAN));
486 base + CIO2_REG_CDMAC1(CIO2_DMA_CHAN));
488 writel(0, base + CIO2_REG_PBM_FOPN_ABORT);
494 base + CIO2_REG_PXM_FRF_CFG(q->csi2.port));
498 writel(~0, base + CIO2_REG_INT_STS_EXT_OE);
499 writel(~0, base + CIO2_REG_INT_STS_EXT_IE);
500 writel(~0, base + CIO2_REG_INT_STS);
512 void __iomem *const base = cio2->base;
524 writel(0, base + CIO2_REG_CDMAC0(CIO2_DMA_CHAN));
525 ret = readl_poll_timeout(base + CIO2_REG_CDMAC0(CIO2_DMA_CHAN),
532 writel(readl(base + CIO2_REG_PXM_FRF_CFG(i)) |
533 CIO2_PXM_FRF_CFG_ABORT, base + CIO2_REG_PXM_FRF_CFG(i));
534 writel(readl(base + CIO2_REG_PBM_FOPN_ABORT) |
535 CIO2_PBM_FOPN_ABORT(i), base + CIO2_REG_PBM_FOPN_ABORT);
660 void __iomem *const base = cio2->base;
670 oe_clear = readl(base + CIO2_REG_INT_STS_EXT_OE);
685 writel(oe_clear, base + CIO2_REG_INT_STS_EXT_OE);
725 ie_status = readl(base + CIO2_REG_INT_STS_EXT_IE);
734 base + CIO2_REG_PIPE_BASE(port);
747 writel(ie_status, base + CIO2_REG_INT_STS_EXT_IE);
759 void __iomem *const base = cio2->base;
763 int_status = readl(base + CIO2_REG_INT_STS);
769 writel(int_status, base + CIO2_REG_INT_STS);
771 int_status = readl(base + CIO2_REG_INT_STS);
918 fbpt_rp = (readl(cio2->base + CIO2_REG_CDMARI(CIO2_DMA_CHAN))
1404 q->csi_rx_base = cio2->base + CIO2_REG_PIPE_BASE(q->csi2.port);
1492 s_asd->csi2.port = vep.base.port;
1759 cio2->base = pcim_iomap_table(pci_dev)[CIO2_PCI_BAR];
1860 void __iomem *const base = cio2->base;
1863 writel(CIO2_D0I3C_I3, base + CIO2_REG_D0I3C);
1878 void __iomem *const base = cio2->base;
1881 writel(CIO2_D0I3C_RR, base + CIO2_REG_D0I3C);