Lines Matching defs:triled_mask

101  * @triled_mask: mask in TRILED to enable this channel
129 unsigned int triled_mask;
182 * @triled_mask: bitmask for controlling this channel in TRILED
186 u8 triled_mask;
610 unsigned int triled_mask = 0;
630 triled_enabled |= chan->triled_mask;
639 triled_enabled |= chan->triled_mask;
642 triled_mask |= chan->triled_mask;
648 if (triled_mask)
649 triled_set(lpg, triled_mask, triled_enabled);
693 unsigned int triled_mask = 0;
715 triled_mask |= chan->triled_mask;
721 triled_set(lpg, triled_mask, triled_mask);
1018 triled_set(lpg, chan->triled_mask, chan->enabled ? chan->triled_mask : 0);
1252 chan->triled_mask = data->channels[i].triled_mask;
1397 { .base = 0xb500, .triled_mask = BIT(5) },
1398 { .base = 0xb600, .triled_mask = BIT(6) },
1399 { .base = 0xb700, .triled_mask = BIT(7) },
1425 { .base = 0xb300, .triled_mask = BIT(7) },
1426 { .base = 0xb400, .triled_mask = BIT(6) },
1427 { .base = 0xb500, .triled_mask = BIT(5) },
1443 { .base = 0xb100, .triled_mask = BIT(5) },
1444 { .base = 0xb200, .triled_mask = BIT(6) },
1445 { .base = 0xb300, .triled_mask = BIT(7) },
1460 { .base = 0xb300, .triled_mask = BIT(5) },
1461 { .base = 0xb400, .triled_mask = BIT(6) },
1462 { .base = 0xb500, .triled_mask = BIT(7) },
1475 { .base = 0xb100, .triled_mask = BIT(7) },
1476 { .base = 0xb200, .triled_mask = BIT(6) },
1488 { .base = 0xb100, .triled_mask = BIT(7) },
1489 { .base = 0xb200, .triled_mask = BIT(6) },
1490 { .base = 0xb300, .triled_mask = BIT(5) },
1502 { .base = 0xe800, .triled_mask = BIT(7) },
1503 { .base = 0xe900, .triled_mask = BIT(6) },
1504 { .base = 0xea00, .triled_mask = BIT(5) },