Lines Matching defs:dpdma_write
472 static inline void dpdma_write(void __iomem *base, u32 offset, u32 val)
479 dpdma_write(base, offset, dpdma_read(base, offset) & ~clr);
484 dpdma_write(base, offset, dpdma_read(base, offset) | set);
746 dpdma_write(chan->xdev->reg, XILINX_DPDMA_IEN, reg);
749 dpdma_write(chan->xdev->reg, XILINX_DPDMA_EIEN, reg);
772 dpdma_write(chan->xdev->reg, XILINX_DPDMA_IEN, reg);
774 dpdma_write(chan->xdev->reg, XILINX_DPDMA_EIEN, reg);
864 dpdma_write(chan->reg, XILINX_DPDMA_CH_DESC_START_ADDR,
867 dpdma_write(chan->reg, XILINX_DPDMA_CH_DESC_START_ADDRE,
891 dpdma_write(xdev->reg, XILINX_DPDMA_GBL, reg);
935 dpdma_write(chan->xdev->reg, XILINX_DPDMA_IDS,
961 dpdma_write(chan->xdev->reg, XILINX_DPDMA_IEN,
996 dpdma_write(chan->xdev->reg, XILINX_DPDMA_IEN,
1439 dpdma_write(xdev->reg, XILINX_DPDMA_IDS,
1441 dpdma_write(xdev->reg, XILINX_DPDMA_EIDS,
1457 dpdma_write(xdev->reg, XILINX_DPDMA_IEN, XILINX_DPDMA_INTR_ALL);
1458 dpdma_write(xdev->reg, XILINX_DPDMA_EIEN, XILINX_DPDMA_EINTR_ALL);
1469 dpdma_write(xdev->reg, XILINX_DPDMA_IDS, XILINX_DPDMA_INTR_ALL);
1470 dpdma_write(xdev->reg, XILINX_DPDMA_EIDS, XILINX_DPDMA_EINTR_ALL);
1492 dpdma_write(xdev->reg, XILINX_DPDMA_IEN,
1494 dpdma_write(xdev->reg, XILINX_DPDMA_EIEN,
1515 dpdma_write(xdev->reg, XILINX_DPDMA_ISR, status);
1516 dpdma_write(xdev->reg, XILINX_DPDMA_EISR, error);
1622 dpdma_write(xdev->reg, XILINX_DPDMA_ISR, XILINX_DPDMA_INTR_ALL);
1623 dpdma_write(xdev->reg, XILINX_DPDMA_EISR, XILINX_DPDMA_EINTR_ALL);