Lines Matching refs:ctx_dma

3077 	dma_addr_t ctx_dma;
3126 state->ctx_dma = dma_map_single(dev, state->caam_ctx, ctx_len, flag);
3127 if (dma_mapping_error(dev, state->ctx_dma)) {
3129 state->ctx_dma = 0;
3133 dma_to_qm_sg_one(qm_sg, state->ctx_dma, ctx_len, 0);
3392 if (state->ctx_dma) {
3393 dma_unmap_single(dev, state->ctx_dma, state->ctx_dma_len, flag);
3394 state->ctx_dma = 0;
3617 dpaa2_fl_set_addr(out_fle, state->ctx_dma);
3699 dpaa2_fl_set_addr(out_fle, state->ctx_dma);
3793 dpaa2_fl_set_addr(out_fle, state->ctx_dma);
3878 state->ctx_dma = dma_map_single(ctx->dev, state->caam_ctx, digestsize,
3880 if (dma_mapping_error(ctx->dev, state->ctx_dma)) {
3882 state->ctx_dma = 0;
3889 dpaa2_fl_set_addr(out_fle, state->ctx_dma);
3939 state->ctx_dma = dma_map_single(ctx->dev, state->caam_ctx, digestsize,
3941 if (dma_mapping_error(ctx->dev, state->ctx_dma)) {
3943 state->ctx_dma = 0;
3961 dpaa2_fl_set_addr(out_fle, state->ctx_dma);
4052 state->ctx_dma = dma_map_single(ctx->dev, state->caam_ctx,
4054 if (dma_mapping_error(ctx->dev, state->ctx_dma)) {
4056 state->ctx_dma = 0;
4067 dpaa2_fl_set_addr(out_fle, state->ctx_dma);
4163 state->ctx_dma = dma_map_single(ctx->dev, state->caam_ctx, digestsize,
4165 if (dma_mapping_error(ctx->dev, state->ctx_dma)) {
4167 state->ctx_dma = 0;
4178 dpaa2_fl_set_addr(out_fle, state->ctx_dma);
4279 state->ctx_dma = dma_map_single(ctx->dev, state->caam_ctx,
4281 if (dma_mapping_error(ctx->dev, state->ctx_dma)) {
4283 state->ctx_dma = 0;
4289 dpaa2_fl_set_addr(out_fle, state->ctx_dma);
4340 state->ctx_dma = 0;