Lines Matching refs:mmio_base

254 	void __iomem *mmio_base = ap->host->iomap[SIL_MMIO_BAR];
255 void __iomem *bmdma2 = mmio_base + sil_port[ap->port_no].bmdma2;
280 void __iomem *mmio_base = ap->host->iomap[SIL_MMIO_BAR];
281 void __iomem *bmdma2 = mmio_base + sil_port[ap->port_no].bmdma2;
348 void __iomem *mmio_base = ap->host->iomap[SIL_MMIO_BAR];
349 void __iomem *addr = mmio_base + sil_port[ap->port_no].xfer_mode;
509 void __iomem *mmio_base = host->iomap[SIL_MMIO_BAR];
517 u32 bmdma2 = readl(mmio_base + sil_port[ap->port_no].bmdma2);
538 void __iomem *mmio_base = ap->host->iomap[SIL_MMIO_BAR];
542 writel(0, mmio_base + sil_port[ap->port_no].sien);
545 tmp = readl(mmio_base + SIL_SYSCFG);
547 writel(tmp, mmio_base + SIL_SYSCFG);
548 readl(mmio_base + SIL_SYSCFG); /* flush */
566 void __iomem *mmio_base = ap->host->iomap[SIL_MMIO_BAR];
575 writel(SIL_SIEN_N, mmio_base + sil_port[ap->port_no].sien);
578 tmp = readl(mmio_base + SIL_SYSCFG);
580 writel(tmp, mmio_base + SIL_SYSCFG);
653 void __iomem *mmio_base = host->iomap[SIL_MMIO_BAR];
665 mmio_base + sil_port[i].fifo_cfg);
675 tmp = readl(mmio_base + sil_port[i].sfis_cfg);
681 writel(tmp & ~0x3, mmio_base + sil_port[i].sfis_cfg);
688 tmp = readl(mmio_base + sil_port[2].bmdma);
691 mmio_base + sil_port[2].bmdma);
727 void __iomem *mmio_base;
765 mmio_base = host->iomap[SIL_MMIO_BAR];
771 ioaddr->cmd_addr = mmio_base + sil_port[i].tf;
773 ioaddr->ctl_addr = mmio_base + sil_port[i].ctl;
774 ioaddr->bmdma_addr = mmio_base + sil_port[i].bmdma;
775 ioaddr->scr_addr = mmio_base + sil_port[i].scr;