Lines Matching refs:dma_base
59 u64 dma_base;
249 c = (cf_port->dma_base & 8) >> 3;
279 cvmx_write_csr(cf_port->dma_base + DMA_TIM, dma_tim.u64);
550 cvmx_write_csr(cf_port->dma_base + DMA_INT, mio_boot_dma_int.u64);
553 cvmx_write_csr(cf_port->dma_base + DMA_INT_EN, mio_boot_dma_int.u64);
581 cvmx_write_csr(cf_port->dma_base + DMA_CFG, mio_boot_dma_cfg.u64);
604 dma_cfg.u64 = cvmx_read_csr(cf_port->dma_base + DMA_CFG);
614 cvmx_write_csr(cf_port->dma_base + DMA_CFG, dma_cfg.u64);
618 cvmx_write_csr(cf_port->dma_base + DMA_INT_EN, dma_int.u64);
622 cvmx_write_csr(cf_port->dma_base + DMA_INT, dma_int.u64);
658 dma_int.u64 = cvmx_read_csr(cf_port->dma_base + DMA_INT);
659 dma_cfg.u64 = cvmx_read_csr(cf_port->dma_base + DMA_CFG);
690 cvmx_write_csr(cf_port->dma_base + DMA_INT,
857 cf_port->dma_base = (u64)devm_ioremap(&pdev->dev, res_dma->start,
859 if (!cf_port->dma_base) {
981 if (cf_port->dma_base) {
985 cvmx_write_csr(cf_port->dma_base + DMA_CFG, dma_cfg.u64);
989 cvmx_write_csr(cf_port->dma_base + DMA_INT_EN, dma_int.u64);
993 cvmx_write_csr(cf_port->dma_base + DMA_INT, dma_int.u64);