Lines Matching defs:reg_offset
7548 u32 reg_base, reg_offset, reg_val = 0;
7556 reg_offset = ARC_REGION_CFG_OFFSET(ARC_REGION3_GENERAL);
7557 WREG32(reg_base + reg_offset, reg_val);
7559 reg_offset = ARC_REGION_CFG_OFFSET(ARC_REGION4_HBM0_FW);
7560 WREG32(reg_base + reg_offset, reg_val);
7562 reg_offset = ARC_REGION_CFG_OFFSET(ARC_REGION5_HBM1_GC_DATA);
7563 WREG32(reg_base + reg_offset, reg_val);
7565 reg_offset = ARC_REGION_CFG_OFFSET(ARC_REGION6_HBM2_GC_DATA);
7566 WREG32(reg_base + reg_offset, reg_val);
7568 reg_offset = ARC_REGION_CFG_OFFSET(ARC_REGION7_HBM3_GC_DATA);
7569 WREG32(reg_base + reg_offset, reg_val);
7571 reg_offset = ARC_REGION_CFG_OFFSET(ARC_REGION9_PCIE);
7572 WREG32(reg_base + reg_offset, reg_val);
7574 reg_offset = ARC_REGION_CFG_OFFSET(ARC_REGION10_GENERAL);
7575 WREG32(reg_base + reg_offset, reg_val);
7577 reg_offset = ARC_REGION_CFG_OFFSET(ARC_REGION11_GENERAL);
7578 WREG32(reg_base + reg_offset, reg_val);
7580 reg_offset = ARC_REGION_CFG_OFFSET(ARC_REGION12_GENERAL);
7581 WREG32(reg_base + reg_offset, reg_val);
7583 reg_offset = ARC_REGION_CFG_OFFSET(ARC_REGION13_GENERAL);
7584 WREG32(reg_base + reg_offset, reg_val);
7586 reg_offset = ARC_REGION_CFG_OFFSET(ARC_REGION14_GENERAL);
7587 WREG32(reg_base + reg_offset, reg_val);