Lines Matching refs:opnd2
43 register unsigned int opnd1, opnd2, opnd3, result;
49 opnd2 = *srcptr2;
53 if (Sgl_sign(opnd1) ^ Sgl_sign(opnd2)) Sgl_setnegativezero(result);
60 if (Sgl_isnotnan(opnd2)) {
61 if (Sgl_iszero_exponentmantissa(opnd2)) {
96 else if (Sgl_is_signalingnan(opnd2)) {
102 Sgl_set_quiet(opnd2);
103 *dstptr = opnd2;
116 if (Sgl_isinfinity_exponent(opnd2)) {
117 if (Sgl_iszero_mantissa(opnd2)) {
123 Sgl_makequietnan(opnd2);
124 *dstptr = opnd2;
137 if (Sgl_isone_signaling(opnd2)) {
143 Sgl_set_quiet(opnd2);
148 *dstptr = opnd2;
154 dest_exponent = Sgl_exponent(opnd1) + Sgl_exponent(opnd2) - SGL_BIAS;
175 /* opnd2 needs to have hidden bit set with msb in hidden bit */
176 if (Sgl_isnotzero_exponent(opnd2)) {
177 Sgl_clear_signexponent_set_hidden(opnd2);
181 if (Sgl_iszero_mantissa(opnd2)) {
187 Sgl_clear_signexponent(opnd2);
188 Sgl_leftshiftby1(opnd2);
189 Sgl_normalize(opnd2,dest_exponent);
194 Sgl_leftshiftby4(opnd2); /* make room for guard bits */
203 if (Sbit28(opnd1)) Sall(opnd3) += (Sall(opnd2) << 3);
204 if (Sbit29(opnd1)) Sall(opnd3) += (Sall(opnd2) << 2);
205 if (Sbit30(opnd1)) Sall(opnd3) += (Sall(opnd2) << 1);
206 if (Sbit31(opnd1)) Sall(opnd3) += Sall(opnd2);