Lines Matching refs:cfg_msw
590 ushort cfg_msw;
935 ushort cfg_msw; /* 01 unused */
1004 ushort cfg_msw; /* 01 unused */
1106 ushort cfg_msw; /* 01 unused */
9106 ushort cfg_msw, cfg_lsw;
9130 cfg_msw = AscGetChipCfgMsw(iop_base);
9132 if ((cfg_msw & ASC_CFG_MSW_CLR_MASK) != 0) {
9133 cfg_msw &= ~ASC_CFG_MSW_CLR_MASK;
9135 AscSetChipCfgMsw(iop_base, cfg_msw);
9150 if (eep_config->cfg_msw != cfg_msw) {
9152 eep_config->cfg_msw =
9157 eep_config->cfg_msw &= ~ASC_CFG_MSW_CLR_MASK;
9208 eep_config->cfg_msw |= 0x0800;
9209 cfg_msw |= 0x0800;
9210 AscSetChipCfgMsw(iop_base, cfg_msw);
9249 eep_config->cfg_msw = AscGetChipCfgMsw(iop_base);
9323 unsigned short cfg_msw;
9334 cfg_msw = AscGetChipCfgMsw(iop_base);
9335 if ((cfg_msw & ASC_CFG_MSW_CLR_MASK) != 0) {
9336 cfg_msw &= ~ASC_CFG_MSW_CLR_MASK;
9338 AscSetChipCfgMsw(iop_base, cfg_msw);
9350 cfg_msw &= 0xFFC0;
9351 AscSetChipCfgMsw(iop_base, cfg_msw);
9435 0x0000, /* cfg_msw */
9473 0, /* cfg_msw */
9511 0x0000, /* 01 cfg_msw */
9576 0, /* 01 cfg_msw */
9641 0x0000, /* 01 cfg_msw */
9706 0, /* 01 cfg_msw */