Lines Matching refs:regval
120 u32 regval;
128 TSI578_SP_MODE_GLBL, ®val);
130 regval & ~TSI578_SP_MODE_LUT_512);
142 u32 regval;
148 TSI578_GLBL_ROUTE_BASE, ®val);
150 *sw_domain = (u8)(regval >> 24);
158 u32 regval;
167 TSI578_SP_MODE(portnum), ®val);
170 regval & ~TSI578_SP_MODE_PW_DIS);
175 ®val);
178 regval & 0x07120214);
181 TSI578_SP_INT_STATUS(portnum), ®val);
184 regval & 0x000700bd);
188 TSI578_SP_CTL_INDEP(portnum), ®val);
191 regval | 0x000b0000);
196 ®val);
197 if ((regval & RIO_PORT_N_CTL_PWIDTH) == RIO_PORT_N_CTL_PWIDTH_4)
215 u32 regval;
227 ®val);
228 if (!(regval & RIO_PORT_N_CTL_LOCKOUT)) {
231 regval | RIO_PORT_N_CTL_LOCKOUT);
235 regval);
243 ®val);
258 ®val);
259 if (regval & RIO_PORT_N_MNT_RSP_RVAL)
275 TSI578_SP_LUT_PEINF(portnum), ®val);
276 regval = (mport->sys_size) ? (regval >> 16) : (regval >> 24);
277 route_port = rdev->rswitch->route_table[regval];
279 rio_name(rdev), portnum, regval);
281 RIO_GLOBAL_TABLE, regval, route_port);