Lines Matching defs:gpio_mask_writel
857 static inline void gpio_mask_writel(struct pistachio_gpio_bank *bank,
870 gpio_mask_writel(bank, GPIO_BIT_EN, offset, 1);
876 gpio_mask_writel(bank, GPIO_BIT_EN, offset, 0);
1193 gpio_mask_writel(bank, GPIO_OUTPUT, offset, !!value);
1201 gpio_mask_writel(bank, GPIO_OUTPUT_EN, offset, 0);
1213 gpio_mask_writel(bank, GPIO_OUTPUT_EN, offset, 1);
1223 gpio_mask_writel(bank, GPIO_INTERRUPT_STATUS, data->hwirq, 0);
1230 gpio_mask_writel(bank, GPIO_INTERRUPT_EN, data->hwirq, 0);
1237 gpio_mask_writel(bank, GPIO_INTERRUPT_EN, data->hwirq, 1);
1256 gpio_mask_writel(bank, GPIO_INPUT_POLARITY, data->hwirq, 1);
1257 gpio_mask_writel(bank, GPIO_INTERRUPT_TYPE, data->hwirq,
1259 gpio_mask_writel(bank, GPIO_INTERRUPT_EDGE, data->hwirq,
1263 gpio_mask_writel(bank, GPIO_INPUT_POLARITY, data->hwirq, 0);
1264 gpio_mask_writel(bank, GPIO_INTERRUPT_TYPE, data->hwirq,
1266 gpio_mask_writel(bank, GPIO_INTERRUPT_EDGE, data->hwirq,
1270 gpio_mask_writel(bank, GPIO_INTERRUPT_TYPE, data->hwirq,
1272 gpio_mask_writel(bank, GPIO_INTERRUPT_EDGE, data->hwirq,
1276 gpio_mask_writel(bank, GPIO_INPUT_POLARITY, data->hwirq, 1);
1277 gpio_mask_writel(bank, GPIO_INTERRUPT_TYPE, data->hwirq,
1281 gpio_mask_writel(bank, GPIO_INPUT_POLARITY, data->hwirq, 0);
1282 gpio_mask_writel(bank, GPIO_INTERRUPT_TYPE, data->hwirq,