Lines Matching refs:lp_gpio_reg
222 static void __iomem *lp_gpio_reg(struct gpio_chip *chip, unsigned int offset,
249 acpi_use = lp_gpio_reg(&lg->chip, pin, LP_ACPI_OWNED);
258 void __iomem *ioxapic_use = lp_gpio_reg(chip, offset, LP_IRQ2IOXAPIC);
305 void __iomem *reg = lp_gpio_reg(&lg->chip, pin, LP_CONFIG1);
306 void __iomem *conf2 = lp_gpio_reg(&lg->chip, pin, LP_CONFIG2);
370 void __iomem *reg = lp_gpio_reg(&lg->chip, grp->pins[i], LP_CONFIG1);
404 void __iomem *reg = lp_gpio_reg(&lg->chip, pin, LP_CONFIG1);
405 void __iomem *conf2 = lp_gpio_reg(&lg->chip, pin, LP_CONFIG2);
436 void __iomem *conf2 = lp_gpio_reg(&lg->chip, pin, LP_CONFIG2);
454 void __iomem *reg = lp_gpio_reg(&lg->chip, pin, LP_CONFIG1);
495 void __iomem *conf2 = lp_gpio_reg(&lg->chip, pin, LP_CONFIG2);
537 void __iomem *conf2 = lp_gpio_reg(&lg->chip, pin, LP_CONFIG2);
593 void __iomem *reg = lp_gpio_reg(chip, offset, LP_CONFIG1);
600 void __iomem *reg = lp_gpio_reg(chip, offset, LP_CONFIG1);
628 void __iomem *reg = lp_gpio_reg(chip, offset, LP_CONFIG1);
648 reg = lp_gpio_reg(&lg->chip, base, LP_INT_STAT);
649 ena = lp_gpio_reg(&lg->chip, base, LP_INT_ENABLE);
669 void __iomem *reg = lp_gpio_reg(&lg->chip, hwirq, LP_INT_STAT);
690 void __iomem *reg = lp_gpio_reg(&lg->chip, hwirq, LP_INT_ENABLE);
703 void __iomem *reg = lp_gpio_reg(&lg->chip, hwirq, LP_INT_ENABLE);
716 void __iomem *reg = lp_gpio_reg(&lg->chip, hwirq, LP_CONFIG1);
779 reg = lp_gpio_reg(&lg->chip, base, LP_INT_ENABLE);
782 reg = lp_gpio_reg(&lg->chip, base, LP_INT_STAT);
938 lp_gpio_enable_input(lp_gpio_reg(chip, i, LP_CONFIG2));