Lines Matching refs:rockchip_pcie_write

48 	rockchip_pcie_write(rockchip, status, PCIE_RC_CONFIG_LCS);
57 rockchip_pcie_write(rockchip, status, PCIE_RC_CONFIG_LCS);
68 rockchip_pcie_write(rockchip, val, PCIE_CORE_TXCREDIT_CFG1);
290 rockchip_pcie_write(rockchip, status, PCIE_RC_CONFIG_DCR);
313 rockchip_pcie_write(rockchip, status, PCIE_CORE_CTRL_PLC1);
320 rockchip_pcie_write(rockchip, status, PCIE_RC_CONFIG_LCS);
325 rockchip_pcie_write(rockchip, status, PCIE_RC_CONFIG_LCS);
328 rockchip_pcie_write(rockchip, PCIE_CLIENT_LINK_TRAIN_ENABLE,
349 rockchip_pcie_write(rockchip, status, PCIE_RC_CONFIG_LCS);
373 rockchip_pcie_write(rockchip, ROCKCHIP_VENDOR_ID,
375 rockchip_pcie_write(rockchip,
382 rockchip_pcie_write(rockchip, status, PCIE_RC_CONFIG_THP_CAP);
388 rockchip_pcie_write(rockchip, status, PCIE_RC_CONFIG_LINK_CAP);
394 rockchip_pcie_write(rockchip, status, PCIE_RC_CONFIG_DCSR);
459 rockchip_pcie_write(rockchip, sub_reg, PCIE_CORE_INT_STATUS);
466 rockchip_pcie_write(rockchip, reg & PCIE_CLIENT_INT_LOCAL,
503 rockchip_pcie_write(rockchip, reg & (PCIE_CLIENT_INT_LEGACY_DONE |
670 rockchip_pcie_write(rockchip, (PCIE_CLIENT_INT_CLI << 16) &
672 rockchip_pcie_write(rockchip, (u32)(~PCIE_CORE_INT),
743 rockchip_pcie_write(rockchip, ob_addr_0,
745 rockchip_pcie_write(rockchip, ob_addr_1,
747 rockchip_pcie_write(rockchip, ob_desc_0,
749 rockchip_pcie_write(rockchip, 0,
776 rockchip_pcie_write(rockchip, ib_addr_0, PCIE_RP_IB_ADDR0 + aw_offset);
777 rockchip_pcie_write(rockchip, ib_addr_1, PCIE_RP_IB_ADDR1 + aw_offset);
878 rockchip_pcie_write(rockchip, (PCIE_CLIENT_INT_CLI << 16) |
880 rockchip_pcie_write(rockchip, (u32)PCIE_CORE_INT, PCIE_CORE_INT_MASK);