Lines Matching defs:emc_cfg
340 u32 emc_cfg;
513 emc->emc_cfg = readl_relaxed(emc->regs + EMC_CFG);
536 if (emc->emc_cfg & EMC_CFG_DYN_SREF_ENABLE) {
537 emc->emc_cfg &= ~EMC_CFG_DYN_SREF_ENABLE;
538 writel_relaxed(emc->emc_cfg, emc->regs + EMC_CFG);
650 writel_relaxed(emc->emc_cfg | EMC_CFG_PERIODIC_QRST,
678 val = !!(emc->emc_cfg & EMC_CFG_PERIODIC_QRST);
681 emc->emc_cfg |= EMC_CFG_PERIODIC_QRST;
683 emc->emc_cfg &= ~EMC_CFG_PERIODIC_QRST;
685 writel_relaxed(emc->emc_cfg, emc->regs + EMC_CFG);
779 emc->emc_cfg |= EMC_CFG_DYN_SREF_ENABLE;
780 writel_relaxed(emc->emc_cfg, emc->regs + EMC_CFG);
1010 u32 fbio_cfg5, emc_cfg, emc_dbg;
1016 emc_cfg = readl_relaxed(emc->regs + EMC_CFG_2);
1019 emc_cfg |= EMC_CLKCHANGE_REQ_ENABLE;
1024 emc_cfg |= EMC_CLKCHANGE_PD_ENABLE;
1025 emc_cfg &= ~EMC_CLKCHANGE_SR_ENABLE;
1029 emc_cfg &= ~EMC_CLKCHANGE_SR_ENABLE;
1030 emc_cfg &= ~EMC_CLKCHANGE_PD_ENABLE;
1034 writel_relaxed(emc_cfg, emc->regs + EMC_CFG_2);