Lines Matching defs:ip_rev
83 u32 ip_rev = emif->plat_data->ip_rev;
93 if (ip_rev == EMIF_4D) {
98 } else if (ip_rev == EMIF_4D5) {
243 if ((emif->plat_data->ip_rev == EMIF_4D) &&
491 u32 type, u32 ip_rev, u32 derated)
504 if (ip_rev == EMIF_4D5)
518 if (ip_rev == EMIF_4D5) {
703 static u32 get_pwr_mgmt_ctrl(u32 freq, struct emif_data *emif, u32 ip_rev)
780 if (ip_rev == EMIF_4D5)
838 if (emif->plat_data->ip_rev != EMIF_4D5)
1107 emif->plat_data->ip_rev);
1167 u32 ip_rev, struct device *dev)
1179 switch (ip_rev) {
1328 emif->plat_data->ip_rev = EMIF_4D;
1330 emif->plat_data->ip_rev = EMIF_4D5;
1339 pd->device_info->io_width, pd->phy_type, pd->ip_rev,
1397 pd->phy_type, pd->ip_rev, dev))) {
1572 u32 ip_rev, phy_type;
1597 ip_rev = emif_for_calc->plat_data->ip_rev;
1610 addressing, type, ip_rev, EMIF_NORMAL_TIMINGS);
1614 if (phy_type == EMIF_PHY_TYPE_ATTILAPHY && ip_rev == EMIF_4D) {
1617 } else if (phy_type == EMIF_PHY_TYPE_INTELLIPHY && ip_rev == EMIF_4D5) {
1628 get_pwr_mgmt_ctrl(freq, emif_for_calc, ip_rev) &
1631 if (ip_rev & EMIF_4D) {
1637 } else if (ip_rev & EMIF_4D5) {
1654 min_tck, addressing, type, ip_rev,