Lines Matching refs:x00
32 { TM6010_REQ07_R03_YC_SEP_CONTROL, 0x00 },
51 { TM6010_REQ07_R3F_RESET, 0x00 },
79 { TM6010_REQ07_R3F_RESET, 0x00 },
107 { TM6010_REQ07_R3F_RESET, 0x00 },
134 { TM6010_REQ07_R3F_RESET, 0x00 },
140 { TM6010_REQ07_R00_VIDEO_CONTROL0, 0x00 },
143 { TM6010_REQ07_R03_YC_SEP_CONTROL, 0x00 },
162 { TM6010_REQ07_R3F_RESET, 0x00 },
198 { TM6010_REQ07_R3F_RESET, 0x00 },
226 { TM6010_REQ07_R3F_RESET, 0x00 },
254 { TM6010_REQ07_R3F_RESET, 0x00 },
281 { TM6010_REQ07_R3F_RESET, 0x00 },
310 { TM6010_REQ07_R3F_RESET, 0x00 },
329 tm6000_set_reg(dev, TM6010_REQ08_R01_A_INIT, 0x00);
331 tm6000_set_reg(dev, TM6010_REQ08_R03_A_AUTO_GAIN_CTRL, 0x00);
336 tm6000_set_reg(dev, TM6010_REQ08_R06_A_SOUND_MOD, 0x00);
363 areg_05 |= 0x00;
397 tm6000_set_reg(dev, TM6010_REQ08_R01_A_INIT, 0x00);
399 tm6000_set_reg(dev, TM6010_REQ08_R03_A_AUTO_GAIN_CTRL, 0x00);
403 tm6000_set_reg(dev, TM6010_REQ08_R07_A_LEFT_VOL, 0x00);
404 tm6000_set_reg(dev, TM6010_REQ08_R08_A_RIGHT_VOL, 0x00);
424 tm6000_set_reg(dev, REQ_08_SET_GET_AVREG_BIT, 0x1c, 0x00);
425 tm6000_set_reg(dev, REQ_08_SET_GET_AVREG_BIT, 0x1d, 0x00);
427 tm6000_set_reg(dev, TM6010_REQ08_R1F_A_TEST_INTF_SEL, 0x00);
428 tm6000_set_reg(dev, TM6010_REQ08_R20_A_TEST_PIN_SEL, 0x00);
499 reg_08_e6 = 0x00;
511 0x00, 0x0f);
558 tm6000_set_reg(dev, TM6000_REQ07_RE5_VADC_INP_LPF_SEL2, 0x00);
564 tm6000_set_reg(dev, TM6000_REQ07_RE3_VADC_INP_LPF_SEL1, 0x00);
565 tm6000_set_reg(dev, TM6000_REQ07_RE5_VADC_INP_LPF_SEL2, 0x00);
573 tm6000_set_reg(dev, TM6000_REQ07_RE8_VADC_PWDOWN_CTL, 0x00);
583 TM6000_REQ07_REB_VADC_AADC_MODE, 0x00, 0x0f);