Lines Matching defs:solo_dev

24 static void solo_capture_config(struct solo_dev *solo_dev)
31 solo_reg_write(solo_dev, SOLO_CAP_BASE,
32 SOLO_CAP_MAX_PAGE((SOLO_CAP_EXT_SIZE(solo_dev)
34 | SOLO_CAP_BASE_ADDR(SOLO_CAP_EXT_ADDR(solo_dev) >> 16));
37 if (solo_dev->type == SOLO_DEV_6110) {
40 solo_reg_write(solo_dev, SOLO_CAP_BTW,
44 solo_reg_write(solo_dev, SOLO_CAP_BTW,
50 width = solo_dev->video_hsize;
51 height = solo_dev->video_vsize;
52 solo_reg_write(solo_dev, SOLO_DIM_SCALE1,
58 width = solo_dev->video_hsize / 2;
59 height = solo_dev->video_vsize;
60 solo_reg_write(solo_dev, SOLO_DIM_SCALE2,
66 width = solo_dev->video_hsize / 2;
67 height = solo_dev->video_vsize / 2;
68 solo_reg_write(solo_dev, SOLO_DIM_SCALE3,
74 width = solo_dev->video_hsize / 3;
75 height = solo_dev->video_vsize / 3;
76 solo_reg_write(solo_dev, SOLO_DIM_SCALE4,
82 width = solo_dev->video_hsize / 4;
83 height = solo_dev->video_vsize / 2;
84 solo_reg_write(solo_dev, SOLO_DIM_SCALE5,
92 solo_reg_write(solo_dev, SOLO_DIM_PROG,
98 solo_reg_write(solo_dev, SOLO_VE_OSD_CH, 0);
99 solo_reg_write(solo_dev, SOLO_VE_OSD_BASE, SOLO_EOSD_EXT_ADDR >> 16);
100 solo_reg_write(solo_dev, SOLO_VE_OSD_CLR,
103 if (solo_dev->type == SOLO_DEV_6010)
104 solo_reg_write(solo_dev, SOLO_VE_OSD_OPT,
107 solo_reg_write(solo_dev, SOLO_VE_OSD_OPT, SOLO_VE_OSD_V_DOUBLE
111 buf = kzalloc(SOLO_EOSD_EXT_SIZE(solo_dev), GFP_KERNEL);
115 for (i = 0; i < solo_dev->nr_chans; i++) {
116 solo_p2m_dma(solo_dev, 1, buf,
118 (SOLO_EOSD_EXT_SIZE(solo_dev) * i),
119 SOLO_EOSD_EXT_SIZE(solo_dev), 0, 0);
129 struct solo_dev *solo_dev = solo_enc->solo_dev;
140 reg = solo_reg_read(solo_dev, SOLO_VE_OSD_CH);
157 solo_p2m_dma(solo_dev, 1, buf,
158 SOLO_EOSD_EXT_ADDR_CHAN(solo_dev, solo_enc->ch),
165 solo_reg_write(solo_dev, SOLO_VE_OSD_CH, reg);
172 void solo_s_jpeg_qp(struct solo_dev *solo_dev, unsigned int ch,
181 if (solo_dev->type == SOLO_DEV_6010)
194 spin_lock_irqsave(&solo_dev->jpeg_qp_lock, flags);
196 solo_dev->jpeg_qp[idx] &= ~(3 << ch);
197 solo_dev->jpeg_qp[idx] |= (qp & 3) << ch;
199 solo_reg_write(solo_dev, reg, solo_dev->jpeg_qp[idx]);
201 spin_unlock_irqrestore(&solo_dev->jpeg_qp_lock, flags);
204 int solo_g_jpeg_qp(struct solo_dev *solo_dev, unsigned int ch)
208 if (solo_dev->type == SOLO_DEV_6010)
222 return (solo_dev->jpeg_qp[idx] >> ch) & 3;
227 static void solo_jpeg_config(struct solo_dev *solo_dev)
229 if (solo_dev->type == SOLO_DEV_6010) {
230 solo_reg_write(solo_dev, SOLO_VE_JPEG_QP_TBL,
233 solo_reg_write(solo_dev, SOLO_VE_JPEG_QP_TBL,
237 spin_lock_init(&solo_dev->jpeg_qp_lock);
240 solo_dev->jpeg_qp[0] = solo_dev->jpeg_qp[1] = SOLO_QP_INIT;
241 solo_reg_write(solo_dev, SOLO_VE_JPEG_QP_CH_L, SOLO_QP_INIT);
242 solo_reg_write(solo_dev, SOLO_VE_JPEG_QP_CH_H, SOLO_QP_INIT);
244 solo_reg_write(solo_dev, SOLO_VE_JPEG_CFG,
245 (SOLO_JPEG_EXT_SIZE(solo_dev) & 0xffff0000) |
246 ((SOLO_JPEG_EXT_ADDR(solo_dev) >> 16) & 0x0000ffff));
247 solo_reg_write(solo_dev, SOLO_VE_JPEG_CTRL, 0xffffffff);
248 if (solo_dev->type == SOLO_DEV_6110) {
249 solo_reg_write(solo_dev, SOLO_VE_JPEG_CFG1,
254 static void solo_mp4e_config(struct solo_dev *solo_dev)
259 solo_reg_write(solo_dev, SOLO_VE_CFG0,
261 SOLO_VE_BLOCK_SIZE(SOLO_MP4E_EXT_SIZE(solo_dev) >> 16) |
262 SOLO_VE_BLOCK_BASE(SOLO_MP4E_EXT_ADDR(solo_dev) >> 16));
267 if (solo_dev->type != SOLO_DEV_6010) {
269 (SOLO_MP4E_EXT_SIZE(solo_dev) >> 24) & 0x0f);
271 (SOLO_JPEG_EXT_SIZE(solo_dev) >> 24) & 0x0f);
273 solo_reg_write(solo_dev, SOLO_VE_CFG1, cfg);
275 solo_reg_write(solo_dev, SOLO_VE_WMRK_POLY, 0);
276 solo_reg_write(solo_dev, SOLO_VE_VMRK_INIT_KEY, 0);
277 solo_reg_write(solo_dev, SOLO_VE_WMRK_STRL, 0);
278 if (solo_dev->type == SOLO_DEV_6110)
279 solo_reg_write(solo_dev, SOLO_VE_WMRK_ENABLE, 0);
280 solo_reg_write(solo_dev, SOLO_VE_ENCRYP_POLY, 0);
281 solo_reg_write(solo_dev, SOLO_VE_ENCRYP_INIT, 0);
283 solo_reg_write(solo_dev, SOLO_VE_ATTR,
288 SOLO_DCT_INTERVAL(solo_dev->type == SOLO_DEV_6010 ? 9 : 10));
290 for (i = 0; i < solo_dev->nr_chans; i++) {
291 solo_reg_write(solo_dev, SOLO_VE_CH_REF_BASE(i),
292 (SOLO_EREF_EXT_ADDR(solo_dev) +
294 solo_reg_write(solo_dev, SOLO_VE_CH_REF_BASE_E(i),
295 (SOLO_EREF_EXT_ADDR(solo_dev) +
299 if (solo_dev->type == SOLO_DEV_6110) {
300 solo_reg_write(solo_dev, SOLO_VE_COMPT_MOT, 0x00040008);
302 for (i = 0; i < solo_dev->nr_chans; i++)
303 solo_reg_write(solo_dev, SOLO_VE_CH_MOT(i), 0x100);
307 int solo_enc_init(struct solo_dev *solo_dev)
311 solo_capture_config(solo_dev);
312 solo_mp4e_config(solo_dev);
313 solo_jpeg_config(solo_dev);
315 for (i = 0; i < solo_dev->nr_chans; i++) {
316 solo_reg_write(solo_dev, SOLO_CAP_CH_SCALE(i), 0);
317 solo_reg_write(solo_dev, SOLO_CAP_CH_COMP_ENA_E(i), 0);
323 void solo_enc_exit(struct solo_dev *solo_dev)
327 for (i = 0; i < solo_dev->nr_chans; i++) {
328 solo_reg_write(solo_dev, SOLO_CAP_CH_SCALE(i), 0);
329 solo_reg_write(solo_dev, SOLO_CAP_CH_COMP_ENA_E(i), 0);