Lines Matching refs:base

127 	 * Initialize each entry to dummy_page bus base address.
355 void __iomem *const base = cio2->base;
385 CIO2_PBM_WMCTRL1_MID2_2CK, base + CIO2_REG_PBM_WMCTRL1);
391 CIO2_PBM_WMCTRL2_OBFF_MEM_EN, base + CIO2_REG_PBM_WMCTRL2);
399 base + CIO2_REG_PBM_ARB_CTRL);
405 writel(CIO2_FB_HPLL_FREQ, base + CIO2_REG_FB_HPLL_FREQ);
406 writel(CIO2_ISCLK_RATIO, base + CIO2_REG_ISCLK_RATIO);
419 writel(CIO2_INT_EN_EXT_IE_MASK, base + CIO2_REG_INT_EN_EXT_IE);
424 writel(CIO2_INT_EN_EXT_OE_MASK, base + CIO2_REG_INT_EN_EXT_OE);
428 base + CIO2_REG_INT_EN);
432 base + CIO2_REG_PXM_PXF_FMT_CFG0(csi2bus));
439 writel(0, base + CIO2_REG_PXM_SID2BID0(csi2bus));
454 << CIO2_CGC_CSI_CLKGATE_HOLDOFF_SHIFT, base + CIO2_REG_CGC);
455 writel(CIO2_LTRCTRL_LTRDYNEN, base + CIO2_REG_LTRCTRL);
460 base + CIO2_REG_LTRVAL01);
465 base + CIO2_REG_LTRVAL23);
468 writel(0, base + CIO2_REG_CDMABA(i));
469 writel(0, base + CIO2_REG_CDMAC0(i));
470 writel(0, base + CIO2_REG_CDMAC1(i));
474 writel(PFN_DOWN(q->fbpt_bus_addr), base + CIO2_REG_CDMABA(CIO2_DMA_CHAN));
482 CIO2_CDMAC0_DMA_HALTED, base + CIO2_REG_CDMAC0(CIO2_DMA_CHAN));
485 base + CIO2_REG_CDMAC1(CIO2_DMA_CHAN));
487 writel(0, base + CIO2_REG_PBM_FOPN_ABORT);
493 base + CIO2_REG_PXM_FRF_CFG(q->csi2.port));
497 writel(~0, base + CIO2_REG_INT_STS_EXT_OE);
498 writel(~0, base + CIO2_REG_INT_STS_EXT_IE);
499 writel(~0, base + CIO2_REG_INT_STS);
510 void __iomem *const base = cio2->base;
522 writel(0, base + CIO2_REG_CDMAC0(CIO2_DMA_CHAN));
523 ret = readl_poll_timeout(base + CIO2_REG_CDMAC0(CIO2_DMA_CHAN),
531 writel(readl(base + CIO2_REG_PXM_FRF_CFG(i)) |
532 CIO2_PXM_FRF_CFG_ABORT, base + CIO2_REG_PXM_FRF_CFG(i));
533 writel(readl(base + CIO2_REG_PBM_FOPN_ABORT) |
534 CIO2_PBM_FOPN_ABORT(i), base + CIO2_REG_PBM_FOPN_ABORT);
635 void __iomem *const base = cio2->base;
646 oe_clear = readl(base + CIO2_REG_INT_STS_EXT_OE);
661 writel(oe_clear, base + CIO2_REG_INT_STS_EXT_OE);
701 ie_clear = readl(base + CIO2_REG_INT_STS_EXT_IE);
708 base + CIO2_REG_PIPE_BASE(port);
747 writel(ie_clear, base + CIO2_REG_INT_STS_EXT_IE);
762 void __iomem *const base = cio2->base;
766 int_status = readl(base + CIO2_REG_INT_STS);
772 writel(int_status, base + CIO2_REG_INT_STS);
774 int_status = readl(base + CIO2_REG_INT_STS);
917 fbpt_rp = (readl(cio2->base + CIO2_REG_CDMARI(CIO2_DMA_CHAN))
1404 q->csi_rx_base = cio2->base + CIO2_REG_PIPE_BASE(q->csi2.port);
1502 s_asd->csi2.port = vep.base.port;
1739 cio2->base = pcim_iomap_table(pci_dev)[CIO2_PCI_BAR];
1843 void __iomem *const base = cio2->base;
1846 writel(CIO2_D0I3C_I3, base + CIO2_REG_D0I3C);
1861 void __iomem *const base = cio2->base;
1864 writel(CIO2_D0I3C_RR, base + CIO2_REG_D0I3C);