Lines Matching refs:superio_inb

144 superio_inb(int ioreg, int reg)
3435 reg = superio_inb(data->sioreg, NCT6775_REG_CR_CASEOPEN_CLR[nr]);
3555 data->sio_reg_enable = superio_inb(sioreg, SIO_REG_ENABLE);
3559 int cr2c = superio_inb(sioreg, 0x2c);
3565 fan4pin = !(superio_inb(sioreg, 0x2A) & 0x80);
3567 bool gpok = superio_inb(sioreg, 0x27) & 0x80;
3592 fan3pin = !(superio_inb(sioreg, 0x24) & 0x40);
3597 fan4pin = superio_inb(sioreg, 0x1C) & 0x01;
3602 fan5pin = superio_inb(sioreg, 0x1C) & 0x02;
3607 int cr24 = superio_inb(sioreg, 0x24);
3612 int cr1a = superio_inb(sioreg, 0x1a);
3613 int cr1b = superio_inb(sioreg, 0x1b);
3614 int cr24 = superio_inb(sioreg, 0x24);
3615 int cr2a = superio_inb(sioreg, 0x2a);
3616 int cr2b = superio_inb(sioreg, 0x2b);
3617 int cr2f = superio_inb(sioreg, 0x2f);
3633 int cr1a = superio_inb(sioreg, 0x1a);
3634 int cr1b = superio_inb(sioreg, 0x1b);
3635 int cr1c = superio_inb(sioreg, 0x1c);
3636 int cr1d = superio_inb(sioreg, 0x1d);
3637 int cr2a = superio_inb(sioreg, 0x2a);
3638 int cr2b = superio_inb(sioreg, 0x2b);
3639 int cr2d = superio_inb(sioreg, 0x2d);
3640 int cr2f = superio_inb(sioreg, 0x2f);
3648 cre0 = superio_inb(sioreg, 0xe0);
3649 creb = superio_inb(sioreg, 0xeb);
3650 cred = superio_inb(sioreg, 0xed);
4509 cr2a = superio_inb(sio_data->sioreg, 0x2a);
4536 data->vid = superio_inb(sio_data->sioreg, 0xe3);
4544 tmp = superio_inb(sio_data->sioreg,
4620 val = superio_inb(sioaddr, NCT6791_REG_HM_IO_SPACE_LOCK_ENABLE);
4658 reg = superio_inb(sioreg, SIO_REG_ENABLE);
4735 val = (superio_inb(sioaddr, SIO_REG_DEVID) << 8) |
4736 superio_inb(sioaddr, SIO_REG_DEVID + 1);
4786 val = (superio_inb(sioaddr, SIO_REG_ADDR) << 8)
4787 | superio_inb(sioaddr, SIO_REG_ADDR + 1);
4796 val = superio_inb(sioaddr, SIO_REG_ENABLE);