Lines Matching defs:dpdma_write
484 static inline void dpdma_write(void __iomem *base, u32 offset, u32 val)
491 dpdma_write(base, offset, dpdma_read(base, offset) & ~clr);
496 dpdma_write(base, offset, dpdma_read(base, offset) | set);
757 dpdma_write(chan->xdev->reg, XILINX_DPDMA_IEN, reg);
760 dpdma_write(chan->xdev->reg, XILINX_DPDMA_EIEN, reg);
783 dpdma_write(chan->xdev->reg, XILINX_DPDMA_IEN, reg);
785 dpdma_write(chan->xdev->reg, XILINX_DPDMA_EIEN, reg);
875 dpdma_write(chan->reg, XILINX_DPDMA_CH_DESC_START_ADDR,
878 dpdma_write(chan->reg, XILINX_DPDMA_CH_DESC_START_ADDRE,
902 dpdma_write(xdev->reg, XILINX_DPDMA_GBL, reg);
944 dpdma_write(chan->xdev->reg, XILINX_DPDMA_IDS,
970 dpdma_write(chan->xdev->reg, XILINX_DPDMA_IEN,
1005 dpdma_write(chan->xdev->reg, XILINX_DPDMA_IEN,
1435 dpdma_write(xdev->reg, XILINX_DPDMA_IDS,
1437 dpdma_write(xdev->reg, XILINX_DPDMA_EIDS,
1453 dpdma_write(xdev->reg, XILINX_DPDMA_IEN, XILINX_DPDMA_INTR_ALL);
1454 dpdma_write(xdev->reg, XILINX_DPDMA_EIEN, XILINX_DPDMA_EINTR_ALL);
1465 dpdma_write(xdev->reg, XILINX_DPDMA_IDS, XILINX_DPDMA_INTR_ALL);
1466 dpdma_write(xdev->reg, XILINX_DPDMA_EIDS, XILINX_DPDMA_EINTR_ALL);
1488 dpdma_write(xdev->reg, XILINX_DPDMA_IEN,
1490 dpdma_write(xdev->reg, XILINX_DPDMA_EIEN,
1511 dpdma_write(xdev->reg, XILINX_DPDMA_ISR, status);
1512 dpdma_write(xdev->reg, XILINX_DPDMA_EISR, error);
1618 dpdma_write(xdev->reg, XILINX_DPDMA_ISR, XILINX_DPDMA_INTR_ALL);
1619 dpdma_write(xdev->reg, XILINX_DPDMA_EISR, XILINX_DPDMA_EINTR_ALL);