Lines Matching refs:clkr
39 .clkr = {
66 .clkr.hw.init = &(struct clk_init_data){
69 .hw = &gpll0.clkr.hw,
82 .hw = &gpll0.clkr.hw,
92 .clkr = {
110 .clkr = {
128 .clkr = {
146 .clkr = {
170 { .hw = &gpll0.clkr.hw },
171 { .hw = &gpll0_out_even.clkr.hw },
177 { .hw = &gpll0.clkr.hw },
178 { .hw = &gpll0_out_even.clkr.hw },
192 { .hw = &gpll0.clkr.hw },
193 { .hw = &gpll6.clkr.hw },
194 { .hw = &gpll0_out_even.clkr.hw },
209 { .hw = &gpll0.clkr.hw },
210 { .hw = &gpll1.clkr.hw },
211 { .hw = &gpll4.clkr.hw },
212 { .hw = &gpll0_out_even.clkr.hw },
224 { .hw = &gpll0.clkr.hw },
238 { .hw = &gpll0.clkr.hw },
240 { .hw = &gpll0_out_even.clkr.hw },
254 { .hw = &gpll0.clkr.hw },
255 { .hw = &gpll7.clkr.hw },
256 { .hw = &gpll0_out_even.clkr.hw },
269 { .hw = &gpll0.clkr.hw },
285 .clkr.hw.init = &(struct clk_init_data){
309 .clkr.hw.init = &(struct clk_init_data){
323 .clkr.hw.init = &(struct clk_init_data){
337 .clkr.hw.init = &(struct clk_init_data){
357 .clkr.hw.init = &(struct clk_init_data){
378 .clkr.hw.init = &(struct clk_init_data){
420 .clkr.hw.init = &gcc_qupv3_wrap0_s0_clk_src_init,
436 .clkr.hw.init = &gcc_qupv3_wrap0_s1_clk_src_init,
452 .clkr.hw.init = &gcc_qupv3_wrap0_s2_clk_src_init,
468 .clkr.hw.init = &gcc_qupv3_wrap0_s3_clk_src_init,
484 .clkr.hw.init = &gcc_qupv3_wrap0_s4_clk_src_init,
500 .clkr.hw.init = &gcc_qupv3_wrap0_s5_clk_src_init,
516 .clkr.hw.init = &gcc_qupv3_wrap1_s0_clk_src_init,
532 .clkr.hw.init = &gcc_qupv3_wrap1_s1_clk_src_init,
548 .clkr.hw.init = &gcc_qupv3_wrap1_s2_clk_src_init,
564 .clkr.hw.init = &gcc_qupv3_wrap1_s3_clk_src_init,
580 .clkr.hw.init = &gcc_qupv3_wrap1_s4_clk_src_init,
596 .clkr.hw.init = &gcc_qupv3_wrap1_s5_clk_src_init,
619 .clkr.hw.init = &(struct clk_init_data){
641 .clkr.hw.init = &(struct clk_init_data){
665 .clkr.hw.init = &(struct clk_init_data){
689 .clkr.hw.init = &(struct clk_init_data){
711 .clkr.hw.init = &(struct clk_init_data){
731 .clkr.hw.init = &(struct clk_init_data){
752 .clkr.hw.init = &(struct clk_init_data){
774 .clkr.hw.init = &(struct clk_init_data){
794 .clkr.hw.init = &(struct clk_init_data){
813 .clkr.hw.init = &(struct clk_init_data){
833 .clkr.hw.init = &(struct clk_init_data){
846 .clkr = {
852 .hw = &gcc_ufs_phy_axi_clk_src.clkr.hw,
864 .clkr = {
870 .hw = &gcc_usb30_prim_master_clk_src.clkr.hw,
884 .clkr = {
899 .clkr = {
912 .clkr = {
927 .clkr = {
940 .clkr = {
955 .clkr = {
968 .clkr = {
981 .clkr = {
994 .clkr = {
1000 .hw = &gcc_usb30_prim_master_clk_src.clkr.hw,
1013 .clkr = {
1019 .hw = &gcc_cpuss_ahb_clk_src.clkr.hw,
1031 .clkr = {
1044 .clkr = {
1056 .clkr = {
1062 .hw = &gpll0.clkr.hw,
1072 .clkr = {
1089 .clkr = {
1104 .clkr = {
1117 .clkr = {
1130 .clkr = {
1136 .hw = &gcc_gp1_clk_src.clkr.hw,
1148 .clkr = {
1154 .hw = &gcc_gp2_clk_src.clkr.hw,
1166 .clkr = {
1172 .hw = &gcc_gp3_clk_src.clkr.hw,
1183 .clkr = {
1189 .hw = &gpll0.clkr.hw,
1199 .clkr = {
1216 .clkr = {
1229 .clkr = {
1242 .clkr = {
1255 .clkr = {
1268 .clkr = {
1281 .clkr = {
1296 .clkr = {
1311 .clkr = {
1323 .clkr = {
1329 .hw = &gpll0.clkr.hw,
1339 .clkr = {
1357 .clkr = {
1363 .hw = &gcc_pdm2_clk_src.clkr.hw,
1377 .clkr = {
1390 .clkr = {
1405 .clkr = {
1420 .clkr = {
1433 .clkr = {
1439 .hw = &gcc_qspi_core_clk_src.clkr.hw,
1451 .clkr = {
1464 .clkr = {
1477 .clkr = {
1483 .hw = &gcc_qupv3_wrap0_s0_clk_src.clkr.hw,
1495 .clkr = {
1501 .hw = &gcc_qupv3_wrap0_s1_clk_src.clkr.hw,
1513 .clkr = {
1519 .hw = &gcc_qupv3_wrap0_s2_clk_src.clkr.hw,
1531 .clkr = {
1537 .hw = &gcc_qupv3_wrap0_s3_clk_src.clkr.hw,
1549 .clkr = {
1555 .hw = &gcc_qupv3_wrap0_s4_clk_src.clkr.hw,
1567 .clkr = {
1573 .hw = &gcc_qupv3_wrap0_s5_clk_src.clkr.hw,
1585 .clkr = {
1598 .clkr = {
1611 .clkr = {
1617 .hw = &gcc_qupv3_wrap1_s0_clk_src.clkr.hw,
1629 .clkr = {
1635 .hw = &gcc_qupv3_wrap1_s1_clk_src.clkr.hw,
1647 .clkr = {
1653 .hw = &gcc_qupv3_wrap1_s2_clk_src.clkr.hw,
1665 .clkr = {
1671 .hw = &gcc_qupv3_wrap1_s3_clk_src.clkr.hw,
1683 .clkr = {
1689 .hw = &gcc_qupv3_wrap1_s4_clk_src.clkr.hw,
1701 .clkr = {
1707 .hw = &gcc_qupv3_wrap1_s5_clk_src.clkr.hw,
1719 .clkr = {
1734 .clkr = {
1747 .clkr = {
1762 .clkr = {
1775 .clkr = {
1788 .clkr = {
1794 .hw = &gcc_sdcc1_apps_clk_src.clkr.hw,
1806 .clkr = {
1812 .hw = &gcc_sdcc1_ice_core_clk_src.clkr.hw,
1824 .clkr = {
1837 .clkr = {
1843 .hw = &gcc_sdcc2_apps_clk_src.clkr.hw,
1856 .clkr = {
1862 .hw = &gcc_cpuss_ahb_clk_src.clkr.hw,
1874 .clkr = {
1889 .clkr = {
1904 .clkr = {
1910 .hw = &gcc_ufs_phy_axi_clk_src.clkr.hw,
1924 .clkr = {
1930 .hw = &gcc_ufs_phy_ice_core_clk_src.clkr.hw,
1944 .clkr = {
1950 .hw = &gcc_ufs_phy_phy_aux_clk_src.clkr.hw,
1962 .clkr = {
1975 .clkr = {
1990 .clkr = {
1996 .hw = &gcc_ufs_phy_unipro_core_clk_src.clkr.hw,
2008 .clkr = {
2014 .hw = &gcc_usb30_prim_master_clk_src.clkr.hw,
2026 .clkr = {
2033 &gcc_usb30_prim_mock_utmi_clk_src.clkr.hw,
2045 .clkr = {
2058 .clkr = {
2071 .clkr = {
2077 .hw = &gcc_usb3_prim_phy_aux_clk_src.clkr.hw,
2089 .clkr = {
2095 .hw = &gcc_usb3_prim_phy_aux_clk_src.clkr.hw,
2107 .clkr = {
2122 .clkr = {
2135 .clkr = {
2147 .clkr = {
2167 .clkr = {
2180 .clkr = {
2193 .clkr = {
2206 .clkr = {
2219 .clkr = {
2232 .clkr = {
2245 .clkr = {
2258 .clkr = {
2317 [GCC_AGGRE_UFS_PHY_AXI_CLK] = &gcc_aggre_ufs_phy_axi_clk.clkr,
2318 [GCC_AGGRE_USB3_PRIM_AXI_CLK] = &gcc_aggre_usb3_prim_axi_clk.clkr,
2319 [GCC_BOOT_ROM_AHB_CLK] = &gcc_boot_rom_ahb_clk.clkr,
2320 [GCC_CAMERA_AHB_CLK] = &gcc_camera_ahb_clk.clkr,
2321 [GCC_CAMERA_HF_AXI_CLK] = &gcc_camera_hf_axi_clk.clkr,
2322 [GCC_CAMERA_THROTTLE_HF_AXI_CLK] = &gcc_camera_throttle_hf_axi_clk.clkr,
2323 [GCC_CAMERA_XO_CLK] = &gcc_camera_xo_clk.clkr,
2324 [GCC_CE1_AHB_CLK] = &gcc_ce1_ahb_clk.clkr,
2325 [GCC_CE1_AXI_CLK] = &gcc_ce1_axi_clk.clkr,
2326 [GCC_CE1_CLK] = &gcc_ce1_clk.clkr,
2327 [GCC_CFG_NOC_USB3_PRIM_AXI_CLK] = &gcc_cfg_noc_usb3_prim_axi_clk.clkr,
2328 [GCC_CPUSS_AHB_CLK] = &gcc_cpuss_ahb_clk.clkr,
2329 [GCC_CPUSS_AHB_CLK_SRC] = &gcc_cpuss_ahb_clk_src.clkr,
2330 [GCC_CPUSS_RBCPR_CLK] = &gcc_cpuss_rbcpr_clk.clkr,
2331 [GCC_DDRSS_GPU_AXI_CLK] = &gcc_ddrss_gpu_axi_clk.clkr,
2332 [GCC_DISP_GPLL0_CLK_SRC] = &gcc_disp_gpll0_clk_src.clkr,
2333 [GCC_DISP_GPLL0_DIV_CLK_SRC] = &gcc_disp_gpll0_div_clk_src.clkr,
2334 [GCC_DISP_HF_AXI_CLK] = &gcc_disp_hf_axi_clk.clkr,
2335 [GCC_DISP_THROTTLE_HF_AXI_CLK] = &gcc_disp_throttle_hf_axi_clk.clkr,
2336 [GCC_DISP_XO_CLK] = &gcc_disp_xo_clk.clkr,
2337 [GCC_GP1_CLK] = &gcc_gp1_clk.clkr,
2338 [GCC_GP1_CLK_SRC] = &gcc_gp1_clk_src.clkr,
2339 [GCC_GP2_CLK] = &gcc_gp2_clk.clkr,
2340 [GCC_GP2_CLK_SRC] = &gcc_gp2_clk_src.clkr,
2341 [GCC_GP3_CLK] = &gcc_gp3_clk.clkr,
2342 [GCC_GP3_CLK_SRC] = &gcc_gp3_clk_src.clkr,
2343 [GCC_GPU_GPLL0_CLK_SRC] = &gcc_gpu_gpll0_clk_src.clkr,
2344 [GCC_GPU_GPLL0_DIV_CLK_SRC] = &gcc_gpu_gpll0_div_clk_src.clkr,
2345 [GCC_GPU_MEMNOC_GFX_CLK] = &gcc_gpu_memnoc_gfx_clk.clkr,
2346 [GCC_GPU_SNOC_DVM_GFX_CLK] = &gcc_gpu_snoc_dvm_gfx_clk.clkr,
2347 [GCC_NPU_AXI_CLK] = &gcc_npu_axi_clk.clkr,
2348 [GCC_NPU_BWMON_AXI_CLK] = &gcc_npu_bwmon_axi_clk.clkr,
2349 [GCC_NPU_BWMON_DMA_CFG_AHB_CLK] = &gcc_npu_bwmon_dma_cfg_ahb_clk.clkr,
2350 [GCC_NPU_BWMON_DSP_CFG_AHB_CLK] = &gcc_npu_bwmon_dsp_cfg_ahb_clk.clkr,
2351 [GCC_NPU_CFG_AHB_CLK] = &gcc_npu_cfg_ahb_clk.clkr,
2352 [GCC_NPU_DMA_CLK] = &gcc_npu_dma_clk.clkr,
2353 [GCC_NPU_GPLL0_CLK_SRC] = &gcc_npu_gpll0_clk_src.clkr,
2354 [GCC_NPU_GPLL0_DIV_CLK_SRC] = &gcc_npu_gpll0_div_clk_src.clkr,
2355 [GCC_PDM2_CLK] = &gcc_pdm2_clk.clkr,
2356 [GCC_PDM2_CLK_SRC] = &gcc_pdm2_clk_src.clkr,
2357 [GCC_PDM_AHB_CLK] = &gcc_pdm_ahb_clk.clkr,
2358 [GCC_PDM_XO4_CLK] = &gcc_pdm_xo4_clk.clkr,
2359 [GCC_PRNG_AHB_CLK] = &gcc_prng_ahb_clk.clkr,
2360 [GCC_QSPI_CNOC_PERIPH_AHB_CLK] = &gcc_qspi_cnoc_periph_ahb_clk.clkr,
2361 [GCC_QSPI_CORE_CLK] = &gcc_qspi_core_clk.clkr,
2362 [GCC_QSPI_CORE_CLK_SRC] = &gcc_qspi_core_clk_src.clkr,
2363 [GCC_QUPV3_WRAP0_CORE_2X_CLK] = &gcc_qupv3_wrap0_core_2x_clk.clkr,
2364 [GCC_QUPV3_WRAP0_CORE_CLK] = &gcc_qupv3_wrap0_core_clk.clkr,
2365 [GCC_QUPV3_WRAP0_S0_CLK] = &gcc_qupv3_wrap0_s0_clk.clkr,
2366 [GCC_QUPV3_WRAP0_S0_CLK_SRC] = &gcc_qupv3_wrap0_s0_clk_src.clkr,
2367 [GCC_QUPV3_WRAP0_S1_CLK] = &gcc_qupv3_wrap0_s1_clk.clkr,
2368 [GCC_QUPV3_WRAP0_S1_CLK_SRC] = &gcc_qupv3_wrap0_s1_clk_src.clkr,
2369 [GCC_QUPV3_WRAP0_S2_CLK] = &gcc_qupv3_wrap0_s2_clk.clkr,
2370 [GCC_QUPV3_WRAP0_S2_CLK_SRC] = &gcc_qupv3_wrap0_s2_clk_src.clkr,
2371 [GCC_QUPV3_WRAP0_S3_CLK] = &gcc_qupv3_wrap0_s3_clk.clkr,
2372 [GCC_QUPV3_WRAP0_S3_CLK_SRC] = &gcc_qupv3_wrap0_s3_clk_src.clkr,
2373 [GCC_QUPV3_WRAP0_S4_CLK] = &gcc_qupv3_wrap0_s4_clk.clkr,
2374 [GCC_QUPV3_WRAP0_S4_CLK_SRC] = &gcc_qupv3_wrap0_s4_clk_src.clkr,
2375 [GCC_QUPV3_WRAP0_S5_CLK] = &gcc_qupv3_wrap0_s5_clk.clkr,
2376 [GCC_QUPV3_WRAP0_S5_CLK_SRC] = &gcc_qupv3_wrap0_s5_clk_src.clkr,
2377 [GCC_QUPV3_WRAP1_CORE_2X_CLK] = &gcc_qupv3_wrap1_core_2x_clk.clkr,
2378 [GCC_QUPV3_WRAP1_CORE_CLK] = &gcc_qupv3_wrap1_core_clk.clkr,
2379 [GCC_QUPV3_WRAP1_S0_CLK] = &gcc_qupv3_wrap1_s0_clk.clkr,
2380 [GCC_QUPV3_WRAP1_S0_CLK_SRC] = &gcc_qupv3_wrap1_s0_clk_src.clkr,
2381 [GCC_QUPV3_WRAP1_S1_CLK] = &gcc_qupv3_wrap1_s1_clk.clkr,
2382 [GCC_QUPV3_WRAP1_S1_CLK_SRC] = &gcc_qupv3_wrap1_s1_clk_src.clkr,
2383 [GCC_QUPV3_WRAP1_S2_CLK] = &gcc_qupv3_wrap1_s2_clk.clkr,
2384 [GCC_QUPV3_WRAP1_S2_CLK_SRC] = &gcc_qupv3_wrap1_s2_clk_src.clkr,
2385 [GCC_QUPV3_WRAP1_S3_CLK] = &gcc_qupv3_wrap1_s3_clk.clkr,
2386 [GCC_QUPV3_WRAP1_S3_CLK_SRC] = &gcc_qupv3_wrap1_s3_clk_src.clkr,
2387 [GCC_QUPV3_WRAP1_S4_CLK] = &gcc_qupv3_wrap1_s4_clk.clkr,
2388 [GCC_QUPV3_WRAP1_S4_CLK_SRC] = &gcc_qupv3_wrap1_s4_clk_src.clkr,
2389 [GCC_QUPV3_WRAP1_S5_CLK] = &gcc_qupv3_wrap1_s5_clk.clkr,
2390 [GCC_QUPV3_WRAP1_S5_CLK_SRC] = &gcc_qupv3_wrap1_s5_clk_src.clkr,
2391 [GCC_QUPV3_WRAP_0_M_AHB_CLK] = &gcc_qupv3_wrap_0_m_ahb_clk.clkr,
2392 [GCC_QUPV3_WRAP_0_S_AHB_CLK] = &gcc_qupv3_wrap_0_s_ahb_clk.clkr,
2393 [GCC_QUPV3_WRAP_1_M_AHB_CLK] = &gcc_qupv3_wrap_1_m_ahb_clk.clkr,
2394 [GCC_QUPV3_WRAP_1_S_AHB_CLK] = &gcc_qupv3_wrap_1_s_ahb_clk.clkr,
2395 [GCC_SDCC1_AHB_CLK] = &gcc_sdcc1_ahb_clk.clkr,
2396 [GCC_SDCC1_APPS_CLK] = &gcc_sdcc1_apps_clk.clkr,
2397 [GCC_SDCC1_APPS_CLK_SRC] = &gcc_sdcc1_apps_clk_src.clkr,
2398 [GCC_SDCC1_ICE_CORE_CLK] = &gcc_sdcc1_ice_core_clk.clkr,
2399 [GCC_SDCC1_ICE_CORE_CLK_SRC] = &gcc_sdcc1_ice_core_clk_src.clkr,
2400 [GCC_SDCC2_AHB_CLK] = &gcc_sdcc2_ahb_clk.clkr,
2401 [GCC_SDCC2_APPS_CLK] = &gcc_sdcc2_apps_clk.clkr,
2402 [GCC_SDCC2_APPS_CLK_SRC] = &gcc_sdcc2_apps_clk_src.clkr,
2403 [GCC_SYS_NOC_CPUSS_AHB_CLK] = &gcc_sys_noc_cpuss_ahb_clk.clkr,
2404 [GCC_UFS_MEM_CLKREF_CLK] = &gcc_ufs_mem_clkref_clk.clkr,
2405 [GCC_UFS_PHY_AHB_CLK] = &gcc_ufs_phy_ahb_clk.clkr,
2406 [GCC_UFS_PHY_AXI_CLK] = &gcc_ufs_phy_axi_clk.clkr,
2407 [GCC_UFS_PHY_AXI_CLK_SRC] = &gcc_ufs_phy_axi_clk_src.clkr,
2408 [GCC_UFS_PHY_ICE_CORE_CLK] = &gcc_ufs_phy_ice_core_clk.clkr,
2409 [GCC_UFS_PHY_ICE_CORE_CLK_SRC] = &gcc_ufs_phy_ice_core_clk_src.clkr,
2410 [GCC_UFS_PHY_PHY_AUX_CLK] = &gcc_ufs_phy_phy_aux_clk.clkr,
2411 [GCC_UFS_PHY_PHY_AUX_CLK_SRC] = &gcc_ufs_phy_phy_aux_clk_src.clkr,
2412 [GCC_UFS_PHY_RX_SYMBOL_0_CLK] = &gcc_ufs_phy_rx_symbol_0_clk.clkr,
2413 [GCC_UFS_PHY_TX_SYMBOL_0_CLK] = &gcc_ufs_phy_tx_symbol_0_clk.clkr,
2414 [GCC_UFS_PHY_UNIPRO_CORE_CLK] = &gcc_ufs_phy_unipro_core_clk.clkr,
2416 &gcc_ufs_phy_unipro_core_clk_src.clkr,
2417 [GCC_USB30_PRIM_MASTER_CLK] = &gcc_usb30_prim_master_clk.clkr,
2418 [GCC_USB30_PRIM_MASTER_CLK_SRC] = &gcc_usb30_prim_master_clk_src.clkr,
2419 [GCC_USB30_PRIM_MOCK_UTMI_CLK] = &gcc_usb30_prim_mock_utmi_clk.clkr,
2421 &gcc_usb30_prim_mock_utmi_clk_src.clkr,
2422 [GCC_USB30_PRIM_SLEEP_CLK] = &gcc_usb30_prim_sleep_clk.clkr,
2423 [GCC_USB3_PRIM_CLKREF_CLK] = &gcc_usb3_prim_clkref_clk.clkr,
2424 [GCC_USB3_PRIM_PHY_AUX_CLK] = &gcc_usb3_prim_phy_aux_clk.clkr,
2425 [GCC_USB3_PRIM_PHY_AUX_CLK_SRC] = &gcc_usb3_prim_phy_aux_clk_src.clkr,
2426 [GCC_USB3_PRIM_PHY_COM_AUX_CLK] = &gcc_usb3_prim_phy_com_aux_clk.clkr,
2427 [GCC_USB3_PRIM_PHY_PIPE_CLK] = &gcc_usb3_prim_phy_pipe_clk.clkr,
2428 [GCC_USB_PHY_CFG_AHB2PHY_CLK] = &gcc_usb_phy_cfg_ahb2phy_clk.clkr,
2429 [GCC_VIDEO_AXI_CLK] = &gcc_video_axi_clk.clkr,
2430 [GCC_VIDEO_GPLL0_DIV_CLK_SRC] = &gcc_video_gpll0_div_clk_src.clkr,
2431 [GCC_VIDEO_THROTTLE_AXI_CLK] = &gcc_video_throttle_axi_clk.clkr,
2432 [GCC_VIDEO_XO_CLK] = &gcc_video_xo_clk.clkr,
2433 [GPLL0] = &gpll0.clkr,
2434 [GPLL0_OUT_EVEN] = &gpll0_out_even.clkr,
2435 [GPLL6] = &gpll6.clkr,
2436 [GPLL7] = &gpll7.clkr,
2437 [GPLL4] = &gpll4.clkr,
2438 [GPLL1] = &gpll1.clkr,
2439 [GCC_MSS_CFG_AHB_CLK] = &gcc_mss_cfg_ahb_clk.clkr,
2440 [GCC_MSS_MFAB_AXIS_CLK] = &gcc_mss_mfab_axis_clk.clkr,
2441 [GCC_MSS_NAV_AXI_CLK] = &gcc_mss_nav_axi_clk.clkr,
2442 [GCC_MSS_Q6_MEMNOC_AXI_CLK] = &gcc_mss_q6_memnoc_axi_clk.clkr,
2443 [GCC_MSS_SNOC_AXI_CLK] = &gcc_mss_snoc_axi_clk.clkr,
2444 [GCC_SEC_CTRL_CLK_SRC] = &gcc_sec_ctrl_clk_src.clkr,
2445 [GCC_LPASS_CFG_NOC_SWAY_CLK] = &gcc_lpass_cfg_noc_sway_clk.clkr,