Lines Matching refs:mmio_base
254 void __iomem *mmio_base = ap->host->iomap[SIL_MMIO_BAR];
255 void __iomem *bmdma2 = mmio_base + sil_port[ap->port_no].bmdma2;
280 void __iomem *mmio_base = ap->host->iomap[SIL_MMIO_BAR];
281 void __iomem *bmdma2 = mmio_base + sil_port[ap->port_no].bmdma2;
349 void __iomem *mmio_base = ap->host->iomap[SIL_MMIO_BAR];
350 void __iomem *addr = mmio_base + sil_port[ap->port_no].xfer_mode;
510 void __iomem *mmio_base = host->iomap[SIL_MMIO_BAR];
518 u32 bmdma2 = readl(mmio_base + sil_port[ap->port_no].bmdma2);
539 void __iomem *mmio_base = ap->host->iomap[SIL_MMIO_BAR];
543 writel(0, mmio_base + sil_port[ap->port_no].sien);
546 tmp = readl(mmio_base + SIL_SYSCFG);
548 writel(tmp, mmio_base + SIL_SYSCFG);
549 readl(mmio_base + SIL_SYSCFG); /* flush */
567 void __iomem *mmio_base = ap->host->iomap[SIL_MMIO_BAR];
576 writel(SIL_SIEN_N, mmio_base + sil_port[ap->port_no].sien);
579 tmp = readl(mmio_base + SIL_SYSCFG);
581 writel(tmp, mmio_base + SIL_SYSCFG);
654 void __iomem *mmio_base = host->iomap[SIL_MMIO_BAR];
666 mmio_base + sil_port[i].fifo_cfg);
676 tmp = readl(mmio_base + sil_port[i].sfis_cfg);
682 writel(tmp & ~0x3, mmio_base + sil_port[i].sfis_cfg);
689 tmp = readl(mmio_base + sil_port[2].bmdma);
692 mmio_base + sil_port[2].bmdma);
728 void __iomem *mmio_base;
766 mmio_base = host->iomap[SIL_MMIO_BAR];
772 ioaddr->cmd_addr = mmio_base + sil_port[i].tf;
774 ioaddr->ctl_addr = mmio_base + sil_port[i].ctl;
775 ioaddr->bmdma_addr = mmio_base + sil_port[i].bmdma;
776 ioaddr->scr_addr = mmio_base + sil_port[i].scr;