Lines Matching refs:dma_base
58 u64 dma_base;
252 c = (cf_port->dma_base & 8) >> 3;
282 cvmx_write_csr(cf_port->dma_base + DMA_TIM, dma_tim.u64);
577 cvmx_write_csr(cf_port->dma_base + DMA_INT, mio_boot_dma_int.u64);
580 cvmx_write_csr(cf_port->dma_base + DMA_INT_EN, mio_boot_dma_int.u64);
612 cvmx_write_csr(cf_port->dma_base + DMA_CFG, mio_boot_dma_cfg.u64);
637 dma_cfg.u64 = cvmx_read_csr(cf_port->dma_base + DMA_CFG);
647 cvmx_write_csr(cf_port->dma_base + DMA_CFG, dma_cfg.u64);
651 cvmx_write_csr(cf_port->dma_base + DMA_INT_EN, dma_int.u64);
655 cvmx_write_csr(cf_port->dma_base + DMA_INT, dma_int.u64);
692 dma_int.u64 = cvmx_read_csr(cf_port->dma_base + DMA_INT);
693 dma_cfg.u64 = cvmx_read_csr(cf_port->dma_base + DMA_CFG);
723 cvmx_write_csr(cf_port->dma_base + DMA_INT,
895 cf_port->dma_base = (u64)devm_ioremap(&pdev->dev, res_dma->start,
897 if (!cf_port->dma_base) {
1020 if (cf_port->dma_base) {
1024 cvmx_write_csr(cf_port->dma_base + DMA_CFG, dma_cfg.u64);
1028 cvmx_write_csr(cf_port->dma_base + DMA_INT_EN, dma_int.u64);
1032 cvmx_write_csr(cf_port->dma_base + DMA_INT, dma_int.u64);