Lines Matching refs:iowrite32
68 iowrite32(~(1 << MB_TO_GPIO_IRQ), (void __iomem *) GPIO_INTMASK);
69 iowrite32(0, (void __iomem *) GPIO_INTTYPE_LEVEL);
70 iowrite32(~0, (void __iomem *) GPIO_INT_POLARITY);
71 iowrite32(1 << MB_TO_GPIO_IRQ, (void __iomem *) GPIO_INTEN);
240 iowrite32(slave_select, base + 0x0); /* SLV0 */
241 iowrite32(slave_offset, base + 0x8); /* OFFSET0 */
249 iowrite32(slave_select, base + 0x4); /* SLV1 */
250 iowrite32(slave_offset, base + 0xC); /* OFFSET1 */
259 iowrite32(1, (void __iomem *) CREG_CPU_ADDR_770_UPD);
264 iowrite32(1, (void __iomem *) CREG_CPU_ADDR_TUNN_UPD);
271 iowrite32(0x3ff, (void __iomem *) AXS_MB_CREG + 0x100); /* Update */
274 iowrite32(0x01, (void __iomem *) CREG_CPU_GPIO_UART_MUX);
277 iowrite32(0x01, (void __iomem *) CREG_MB_IRQ_MUX);
280 iowrite32(0x18, (void __iomem *) CREG_MB_SW_RESET);
283 iowrite32(0x52, (void __iomem *) CREG_CPU_ARC770_IRQ_MUX);
335 iowrite32(0x01, (void __iomem *) CREG_CPU_GPIO_UART_MUX);
337 iowrite32((0x00100000U | 0x000C0000U | 0x00003322U),
341 iowrite32(12, (void __iomem *) (CREG_CPU_AXI_M0_IRQ_MUX
345 iowrite32(0x01, (void __iomem *) CREG_MB_IRQ_MUX);